WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007108471) DISPOSITIF DE MODULATION, DISPOSITIF DE DÉMODULATION ET PROCÉDÉ DE MODULATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/108471    N° de la demande internationale :    PCT/JP2007/055682
Date de publication : 27.09.2007 Date de dépôt international : 20.03.2007
CIB :
H04L 27/00 (2006.01)
Déposants : MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (Tous Sauf US).
WU, Zhanji; (US Seulement).
LI, Jifeng; (US Seulement)
Inventeurs : WU, Zhanji; .
LI, Jifeng;
Mandataire : WASHIDA, Kimihito; 5th Floor, Shintoshicenter Bldg., 24-1, Tsurumaki 1-chome, Tama-shi, Tokyo 2060034 (JP)
Données relatives à la priorité :
200610071413.4 20.03.2006 CN
Titre (EN) MODULATION DEVICE, DEMODULATION DEVICE, AND MODULATING METHOD
(FR) DISPOSITIF DE MODULATION, DISPOSITIF DE DÉMODULATION ET PROCÉDÉ DE MODULATION
(JA) 変調装置、復調装置、および変調方法
Abrégé : front page image
(EN)A modulation device, a demodulation device and a modulating method are provided with a feature to reduce a bit error rate. A modulation device (100) is comprised of an LDPC coding unit (110) for carrying out LDPC coding of a source data block to form a coded data block, a bit disposition changing unit (120) for changing a disposition of each coded bit of the coded data block in order of strength for a bit protection capability, a dividing unit (130) for dividing a coded bit sequence changed in disposition into sub-blocks that are equal to the number of bits composed of a unit bit string indicated by one modulating symbol, and a modulating unit (160) for forming a modulation signal in accordance with a modulation symbol on a constellation corresponding to bit sequences obtained when bit groups extracted from one bit per each sub-block in turn are changed in disposition in response to allocation to sub-blocks of composed bits based on an error tendency per composed bit and the bit protection capability. A demodulation device (200) carries out demodulation processes corresponding to those set forth above.
(FR)L'invention concerne un dispositif de modulation, un dispositif de démodulation et un procédé de modulation présentant une fonction de réduction d'un taux d'erreur binaire. Un dispositif de modulation (100) comporte une unité de codage LDPC (110) destinée à réaliser un codage LDPC d'un bloc de données source afin de former un bloc de données codées, une unité de modification de la disposition des bits (120) destinée à modifier la disposition de chaque bit codé du bloc de données codées selon la puissance pour une capacité de protection de bits, une unité de division (130) destinée à diviser une séquence de bits codée dont la disposition est modifiée en sous-blocs égaux au nombre de bits, composés d'une chaîne binaire unitaire indiquée par un ou plusieurs symboles de modulation, et une unité de modulation (160) destinée à former un signal de modulation en fonction d'un symbole de modulation sur une constellation correspondant à des séquences de bits obtenues lorsque des groupes de bits extraits d'un bit par sous-bloc sont modifiés en disposition en réponse à l'affectation de sous-blocs de bits composés sur la base d'une tendance d'erreur par bit composé et sur la capacité de protection de bits. Un dispositif de démodulation (200) met en oeuvre des processus de démodulation correspondant à ceux indiqués plus haut.
(JA) ビット誤り率を低下させる変調装置、復調装置、および変調方法。変調装置(100)に、ソースデータブロックに対してLDPC符号化を行うことにより、符号化データブロックを形成するLDPC符号化部(110)と、ビット保護能力の強弱の順序に基づき、符号化データブロックの各符号化ビットを並び替えるビット並び替え部(120)と、並び替え後の符号化ビット系列を、1変調シンボルが表す単位ビット列の構成ビット数に等しいサブブロックに分割する分割部(130)と、構成ビットごとの誤り易さおよびサブブロックのビット保護能力に基づく構成ビットのサブブロックに対する割り当てに従って、各サブブロックから1ビットずつ順次抽出されたビット群を並べ替えたときに得られるビット列に対応する、コンスタレーション上の変調シンボルに従って、変調信号を形成する変調部(160)とを設けた。復調装置(200)は、これに対応する復調処理を行う。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)