WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007096999) DISPOSITIF ET PROCEDE DE SEPARATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/096999    N° de la demande internationale :    PCT/JP2006/303476
Date de publication : 30.08.2007 Date de dépôt international : 24.02.2006
CIB :
G06F 11/20 (2006.01), G06F 11/00 (2006.01), G06F 12/08 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (Tous Sauf US).
ENDO, Kumiko [JP/JP]; (JP) (US Seulement).
SAKURAI, Hitoshi [JP/JP]; (JP) (US Seulement)
Inventeurs : ENDO, Kumiko; (JP).
SAKURAI, Hitoshi; (JP)
Mandataire : SAKAI, Hiroaki; Sakai International Patent Office Kasumigaseki Building 2-5, Kasumigaseki 3-chome Chiyoda-ku, Tokyo 1006020 (JP)
Données relatives à la priorité :
Titre (EN) SEPARATING DEVICE AND SEPARATING METHOD
(FR) DISPOSITIF ET PROCEDE DE SEPARATION
(JA) 切り離し装置および切り離し方法
Abrégé : front page image
(EN)When a processor unit (100) separates processors (110, 120) (or either one of the processors), an invalidating request unit (140) outputs a processor separating request to a cash control unit (150) and the cash control unit (150) outputs a stop request for an instruction unit to the processors (110, 120). Thus, the cash control unit (150) carries out the invalidation of each block of a cash memory (130) after the processors (110, 120) complete their execution of processing and releases the stop request to the processors except the one subjected to the separation but does not releases the stop request to the processor subjected to the separation.
(FR)La présente invention concerne les cas où, lorsqu'une unité de processeur (100) sépare des processeurs (110, 120) (ou l'un des processeurs), une unité de requête d'invalidation (140) émet une requête de séparation de processeur pour une unité de contrôle de liquidités (150) qui émet une requête d'arrêt pour une unité d'instruction aux processeurs (110, 120). Ainsi, l'unité de contrôle des liquidités (150) réalise l'invalidation de chaque bloc de mémoire de liquidités (130) après que les processeurs (110, 120) aient fini leur exécution de traitement et libère la requête d'arrêt pour les processeurs à l'exception de celui soumis à la séparation mais ne libère pas la requête d'arrêt pour le processeur soumis à la séparation.
(JA) プロセッサユニット(100)は、プロセッサ(110),(120)(あるいはどちらか一方のプロセッサ)を切り離す場合に、無効化要求部(140)が、キャッシュコントロール部(150)にプロセッサ切り離し要求を出力し、キャッシュコントロール部(150)は、プロセッサ(110),(120)に命令ユニットの停止要求を出力する。そして、キャッシュコントロール部(150)は、プロセッサ(110),(120)の実行中の処理が完了した後に、キャッシュメモリ(130)の各ブロックの無効化を実行し、切り離し対象以外のプロセッサに対する停止要求を解除し、切り離し対象となるプロセッサの停止要求を解除しない。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)