WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007093985) procédé et système de simulation en temps réel
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/093985    N° de la demande internationale :    PCT/IL2007/000178
Date de publication : 23.08.2007 Date de dépôt international : 08.02.2007
CIB :
G06F 9/455 (2006.01)
Déposants : RAFAEL ADVANCED DEFENSE SYSTEMS LTD. [IL/IL]; P.o.b. 2250, 31021 Haifa (IL) (Tous Sauf US).
SHACHAR, Yosef [IL/IL]; (IL) (US Seulement).
TSADOK, Dotan [IL/IL]; (IL) (US Seulement).
GAL, Michal [IL/IL]; (IL) (US Seulement).
ADI, Idan [IL/IL]; (IL) (US Seulement).
KOVETZ, Ori [IL/IL]; (IL) (US Seulement)
Inventeurs : SHACHAR, Yosef; (IL).
TSADOK, Dotan; (IL).
GAL, Michal; (IL).
ADI, Idan; (IL).
KOVETZ, Ori; (IL)
Mandataire : LUZZATTO, Kfir; P.O. Box 5352, 84152 Beer Sheva (IL)
Données relatives à la priorité :
173711 13.02.2006 IL
Titre (EN) REAL TIME SIMULATING METHOD AND SYSTEM
(FR) procédé et système de simulation en temps réel
Abrégé : front page image
(EN)System (50) for simulating one or more sub-systems (101-103), comprises a sequence diagram storage and engine unit containing a predefined sequence diagram defining the intercommunication of messages between the various sub-systems in terms of at least time, message name, issuing sub-system, and destination sub system; means for indicating to sequence diagram storage and engine unit, which missing sub-systems need to be simulated; means for receiving activation signal and for eliminating all those messages in the sequence diagram relating to non-missing sub-systems; one or more simulated sub-systems, each containing a domain of predefined output messages and input messages in appropriate format essentially identical to those of the corresponding real sub-systems; and a real time engine for activating sequence diagram, receiving messages relating to missing sub-systems from one or more simulated sub-systems units, introducing in real time received messages on a bus leading to real sub-systems.
(FR)L'invention concerne un système pour simuler un ou plusieurs sous-systèmes d'un système testé, qui comprend : (a) une unité de moteur et de stockage de diagrammes de séquence contenant un diagramme de séquence prédéfini définissant l'intercommunication de messages entre les divers sous-systèmes d'un système réel en fonction au moins du temps, du nom de message, du sous-système d'émission et du sous-système destinataire; (b) des moyens pour indiquer à ladite unité de moteur et de stockage de diagrammes de séquence, les sous-systèmes manquants qui doivent être simulés; (c) des moyens dans ladite unité de moteur et de stockage de diagrammes de séquence pour recevoir un signal d'activation pour le diagramme de séquence, et pour éliminer tous les messages dans le diagramme de séquence concernant des sous-systèmes non manquants, tout en conservant les messages concernant des sous-systèmes manquants; (d) une ou plusieurs unités de sous-systèmes simulés, contenant chacune un domaine de message de sortie prédéfini dans un format approprié qui peut être émis par ladite unité de sous-système simulé, et des messages d'entrée prédéfinis dans un format approprié qui peuvent être reçus par ladite unité de sous-système simulé, lesdits deux domaines étant essentiellement identiques à ceux des sous-systèmes réels correspondants du système; et (e) un moteur de temps réel pour activer ledit diagramme de séquence, pour recevoir des messages concernant des sous-systèmes manquants provenant d'une ou plusieurs desdites unités de sous-systèmes simulés, pour introduire en temps réel lesdits messages reçus sur un bus conduisant auxdits sous-systèmes réels, et pour recevoir des messages émis par lesdits sous-systèmes réels et les transporter en temps réel auxdites unités de sous-systèmes simulés.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)