WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007089498) CALCUL À TOLÉRANCE À L'ERREUR MACHINE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/089498    N° de la demande internationale :    PCT/US2007/001904
Date de publication : 09.08.2007 Date de dépôt international : 24.01.2007
CIB :
G06F 11/00 (2006.01)
Déposants : SEARETE LLC [US/US]; 1756-114TH AVE. SE, Suite 110, Bellevue, WA 98004 (US) (Tous Sauf US).
FERREN, Bran [US/US]; (US) (US Seulement).
HILLIS, W., Daniel [US/US]; (US) (US Seulement).
MANGIONE-SMITH, William, Henry [US/US]; (US) (US Seulement).
MYHRVOLD, Nathan, P. [US/US]; (US) (US Seulement).
TEGREENE, Clarence, T. [US/US]; (US) (US Seulement).
WOOD, Lowell, L., JR. [US/US]; (US) (US Seulement)
Inventeurs : FERREN, Bran; (US).
HILLIS, W., Daniel; (US).
MANGIONE-SMITH, William, Henry; (US).
MYHRVOLD, Nathan, P.; (US).
TEGREENE, Clarence, T.; (US).
WOOD, Lowell, L., JR.; (US)
Mandataire : COOK, Dale, R.; 1756-114TH AVENUE SE, #110, Bellevue, WA 98004 (US)
Données relatives à la priorité :
11/343,927 31.01.2006 US
11/343,745 31.01.2006 US
11/364,131 28.02.2006 US
11/364,130 28.02.2006 US
11/364,573 28.02.2006 US
Titre (EN) HARDWARE-ERROR TOLERANT COMPUTING
(FR) CALCUL À TOLÉRANCE À L'ERREUR MACHINE
Abrégé : front page image
(EN)Embodiments include a computing system, a device, and a method. A computing system includes a processor subsystem having an adjustable operating parameter. The computing system also includes an information store operable to save a sequence of instructions. The computing system further includes a controller module. The controller module includes a monitor circuit for detecting an incidence of an operating-parameter-caused error corresponding to an execution of an instruction of the sequence of instructions by the processor subsystem. The controller further includes a control circuit for adjusting the adjustable operating parameter based upon an error- tolerant performance criterion.
(FR)L'invention concerne, dans des modes de réalisation, un système de calcul, un dispositif et un procédé. Ledit système de calcul comporte un sous-système processeur ayant un paramètre d'exploitation réglable. Il comporte également une mémoire d'informations dont la fonction est de sauvegarder une séquence d'instructions, ainsi qu'un module de commande qui comporte un circuit de surveillance destiné à détecter une incidence d'une erreur causée par un paramètre d'exploitation correspondant à une exécution d'une instruction de la séquence d'instructions par un sous-système processeur. Le module de commande comporte en outre un circuit de commande pour régler le paramètre d'exploitation réglable sur la base d'un critère de performance à tolérance d'erreur.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)