WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007089276) PROCESSEUR DE SIGNAUX NUMÉRIQUES (DSP) INTÉGRÉ DESTINÉ À UNE BOUCLE D'ANNULATION DE DÉCALAGE CC
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/089276    N° de la demande internationale :    PCT/US2006/030983
Date de publication : 09.08.2007 Date de dépôt international : 08.08.2006
Demande présentée en vertu du Chapitre 2 :    26.11.2007    
CIB :
H03M 1/06 (2006.01)
Déposants : TEO, Swee-ann [SG/SG]; (SG).
WU, Shunfang [CN/US]; (US)
Inventeurs : TEO, Swee-ann; (SG).
WU, Shunfang; (US)
Mandataire : MEI, Ivy, Y.; 800 EL CAMINO, Real W., Suite 180, Mountain View, CA 94040 (US)
Données relatives à la priorité :
11/342,256 27.01.2006 US
Titre (EN) INTEGRATED DSP FOR A DC OFFSET CANCELLATION LOOP
(FR) PROCESSEUR DE SIGNAUX NUMÉRIQUES (DSP) INTÉGRÉ DESTINÉ À UNE BOUCLE D'ANNULATION DE DÉCALAGE CC
Abrégé : front page image
(EN)Processes and apparatuses for direct current (DC) offset cancellation using digital signal processing. Some embodiments of the invention are summarized in this section. In one embodiment, a circuit includes: an analog receiver; and a feedback circuit comprising a digital signal processor coupled with the analog receiver to generate a feedback signal to the analog receiver.
(FR)L'invention concerne des procédés et des appareils permettant d'annuler un décalage de courant continu (CC), par traitement de signaux numériques. Certains modes de réalisation de l'invention sont décrits dans la description. Dans un mode de réalisation de l'invention, un circuit comprend: un récepteur analogique, et un circuit de rétroaction comprenant un processeur de signaux numériques relié au récepteur analogique, pour permettre au circuit de générer un signal de rétroaction et de l'envoyer au récepteur analogique.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)