WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007088595) CIRCUIT PLL ET DISPOSITIF INTÉGRÉ À SEMI-CONDUCTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/088595    N° de la demande internationale :    PCT/JP2006/301588
Date de publication : 09.08.2007 Date de dépôt international : 31.01.2006
CIB :
H03L 7/093 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome Nakahara-ku, Kawasaki-shi Kanagawa 2118588 (JP) (Tous Sauf US).
DOI, Yoshiyasu [JP/JP]; (JP) (US Seulement)
Inventeurs : DOI, Yoshiyasu; (JP)
Mandataire : OSUGA, Yoshiyuki; 3rd Fl., Nibancho Bldg. 8-20, Nibancho, Chiyoda-ku Tokyo 1020084 (JP)
Données relatives à la priorité :
Titre (EN) PLL CIRCUIT AND SEMICONDUCTOR INTEGRATED DEVICE
(FR) CIRCUIT PLL ET DISPOSITIF INTÉGRÉ À SEMI-CONDUCTEUR
(JA) PLL回路及び半導体集積装置
Abrégé : front page image
(EN)A PLL circuit capable of operating on a low power supply voltage. A charge pump circuit comprises two MOS transistors connected in series between a power supply voltage (VDD) and a ground; a switch (SW0); four switches (SW1-SW4); four capacitors (C1-C4); and four switches (SW5-SW8). If a control voltage (Vcnt1) is to be varied, a particular one of the switches (SW1-SW4) is turned on to charge a particular capacitor to the power supply voltage (VDD). Thereafter, a particular one of the switches (SW5-SW8) is turned on to transfer the charge stored in the capacitor to a capacitor of a lowpass filter, thereby controlling the control voltage to a desired value.
(FR)L'invention concerne un circuit PLL capable de fonctionner avec une tension d'alimentation faible. Un circuit de maintien de charge comprend deux transistors MOS montés en série entre une tension d'alimentation (VDD) et une masse; un commutateur (SW0); quatre commutateurs (SW1-SW4); quatre condensateurs (C1-C4); et quatre commutateurs (SW5-SW8). Si une tension de commande (Vcnt1) est amenée à varier, un commutateur spécifique parmi les commutateurs (SW1-SW4) est enclenché pour charger un des condensateurs à la tension d'alimentation (VDD). Ensuite, un commutateur spécifique parmi les commutateurs (SW5-SW8) est enclenché pour transférer la charge stockée dans le condensateur à un condensateur d'un filtre passe-bas, ce qui permet de réguler la tension de commande à une valeur désirée.
(JA) 本発明の課題は、低い電源電圧で動作可能なPLL回路を提供することである。チャージポンプ回路は、電源電圧VDDと接地との間に直列に接続された2個のMOSトランジスタと、スイッチSW0と、4個のスイッチSW1~SW4と、4個のキャパシタC1~C4と、4個のスイッチSW5~SW8とからなる。制御電圧Vcntlを変化させる場合には、スイッチSW1~SW4の中の特定のスイッチをオンさせ、特定のキャパシタを電源電圧VDDに充電する。その後、スイッチSW5~SW8の中の特定のスイッチSWをオンしてキャパシタの充電電荷をローパスフィルタのキャパシタに転送して制御電圧を所望の値に制御する。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)