WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007059025) PROCEDE ET SYSTEME POUR TESTER DES FACES ARRIERES UTILISANT UN PROTOCOLE DE BALAYAGE DE LIMITES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/059025    N° de la demande internationale :    PCT/US2006/043973
Date de publication : 24.05.2007 Date de dépôt international : 13.11.2006
CIB :
G01R 31/3185 (2006.01)
Déposants : TELLABS OPERATIONS, INC. [US/US]; One Tellabs Center, 1415 West Diel Road, Naperville, IL 60563 (US) (Tous Sauf US).
GOVANI, Atul, V. [US/US]; (US) (US Seulement).
TALEN, Gerald, A. [US/US]; (US) (US Seulement)
Inventeurs : GOVANI, Atul, V.; (US).
TALEN, Gerald, A.; (US)
Mandataire : SMALL, Dean, D.; The Small Patent Law Group LLP, Suite 1611, 611 Olive Street, St. Louis, MO 63101 (US)
Données relatives à la priorité :
60/738,348 19.11.2005 US
11/351,915 10.02.2006 US
Titre (EN) METHOD AND SYSTEM FOR TESTING BACKPLANES UTILIZING A BOUNDARY SCAN PROTOCOL
(FR) PROCEDE ET SYSTEME POUR TESTER DES FACES ARRIERES UTILISANT UN PROTOCOLE DE BALAYAGE DE LIMITES
Abrégé : front page image
(EN)A system is provided for testing connectivity of a backplane having card slots with multiple nets in each card slot. The system includes a processor module that generates test vectors based on a net connectivity configuration for a predetermined backplane architecture. A master control card includes a card slot interconnect that is configured to be plugged into nets in the backplane. The master control card communicates over a serial interface with the processor module. The master control card receives the test vectors, associated with multiple card slots, over the serial interface. The master control card is configured to test the connectivity of the backplane based on the test vectors. Optionally, IOB test cards may be included that each have a card slot interconnect that is configured to be plugged into nets in a respective card slot of the backplane. The IOB test cards are joined in series with the master control card and with one another. Optionally, the test vectors may be defined based on an IEEE 1149.1 boundary scan test protocol.
(FR)La présente invention concerne un système pour tester la connectivité d'une face arrière disposant de fentes de cartes avec plusieurs réseaux dans chaque fente de carte. Le système comprend un module de processeur qui génère des vecteurs de test basés sur une configuration de connectivité de réseau pour une architecture de face arrière prédéterminée. Une carte de commande maîtresse comprend une interconnexion de fente de carte pouvant être branchée dans des réseaux de la face arrière. La carte de commande maîtresse communique sur une interface série avec le module de processeur. Elle reçoit les vecteurs de test, associés aux multiples fentes de carte, sur l'interface série. La carte de commande maîtresse est configurée pour tester la connectivité de la face arrière en fonction des vecteurs de test. En option, des cartes de test IOB peuvent être inclues, ayant chacune une interconnexion de fente de carte pouvant être branchée dans des réseaux dans une fente de carte respective de la face arrière. Les cartes de test IOB sont reliées en série avec la carte de commande maîtresse et l'une avec l'autre. En option, les vecteurs de test peuvent être définis en fonction d'un protocole de test de balayage de frontières IEEE 1149.1.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)