WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007056165) AMELIORATION DU RAPPORT SIGNAL SUR BRUIT POUR LA REDUCTION A UN MINIMUM DES PERTES DE PUISSANCE ASSOCIEES AUX TEMPS MORTS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/056165    N° de la demande internationale :    PCT/US2006/042996
Date de publication : 18.05.2007 Date de dépôt international : 03.11.2006
CIB :
G05F 1/00 (2006.01)
Déposants : INTERNATIONAL RECTIFIER CORPORATION [US/US]; 233 Kansas Street, El Segundo, California 90245 (US) (Tous Sauf US).
BROWN, James Steven [US/US]; (US) (US Seulement)
Inventeurs : BROWN, James Steven; (US)
Mandataire : DUJMICH, Louis, C.; Ostrolenk, Faber, Gerb & Soffen LLP, 1180 Avenue Of The Americas, New York, NY 10036 (US)
Données relatives à la priorité :
60/733,281 03.11.2005 US
11/555,955 02.11.2006 US
Titre (EN) SIGNAL-TO-NOISE IMPROVEMENT FOR POWER LOSS MINIMIZING DEAD TIME
(FR) AMELIORATION DU RAPPORT SIGNAL SUR BRUIT POUR LA REDUCTION A UN MINIMUM DES PERTES DE PUISSANCE ASSOCIEES AUX TEMPS MORTS
Abrégé : front page image
(EN)Apparatus for minimizing power losses associated with dead time between ON times of two series connected switches of a power converter connected across a supply potential, the apparatus comprising a control arrangement for monitoring a first power loss parameter during the dead time of the converter; monitoring a second dead time, comparing the power loss parameters for the first and second dead times and determining which is smaller; a dead time implementing stage for implementing the two dead times; and selecting the dead time associated with the smaller power loss thus providing a signal to the dead time implementing stage to set the selected dead time. The control arrangement comprises a sampling module, a processor, a comparator module and an error compensating circuit. Also described is an apparatus to prevent trapping at sub-optimal dead times and for compensating for coherent load transients.
(FR)L'invention concerne un appareil permettant de réduire à un minimum les pertes de puissance associées aux temps morts entre les périodes MARCHE de deux commutateurs montés en série d'un convertisseur de puissance connecté à un potentiel d'alimentation. Cet appareil comprend un ensemble de contrôle permettant de contrôler un paramètre sélectionné associé aux pertes de puissance durant les temps morts du convertisseur. Cet ensemble de contrôle est conçu pour faire passer les temps morts d'un premier temps mort à un second temps mort, pour comparer le paramètre sélectionné associé aux pertes de puissance pour le premier et le second temps mort et pour déterminer laquelle des pertes de puissance associées aux temps morts est la plus faible. L'appareil comprend également un étage d'application de temps mort permettant d'appliquer les deux temps morts. L'ensemble de contrôle est également conçu pour sélectionner le temps mort associé à la perte de puissance la plus faible et pour fournir un signal à l'étage d'application de temps mort pour définir le temps mort sélectionné. L'ensemble de contrôle comporte un module permettant d'échantillonner un signal associé au paramètre sélectionné associé à la perte de puissance à des instants sélectionnés dans le temps correspondant au premier et au second temps mort. L'appareil comprend également un processeur permettant de contrôler la synchronisation de l'échantillonnage, ainsi qu'un module comparateur permettant de comparer les pertes de puissance associées au premier et au second temps mort, de fournir un signal indiquant lequel des deux temps morts est associé à la perte de puissance la plus faible, et de fournir ledit signal audit processeur pour appliquer le temps mort associé à la perte de puissance la plus faible. L'appareil comprend également un circuit de compensation d'erreur couplé audit module d'échantillonnage et audit comparateur pour réduire les erreurs de décalage, introduites par ledit module d'échantillonnage et/ou ledit module comparateur. L'invention concerne également un appareil permettant d'éviter le phénomène de piégeage aux temps morts sous-optimaux et de compenser les phénomènes de transitoire de charge cohérent.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)