WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007049447) CIRCUIT DE POMPE DE CHARGE ET PROCEDE DE SURALIMENTATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/049447    N° de la demande internationale :    PCT/JP2006/320057
Date de publication : 03.05.2007 Date de dépôt international : 06.10.2006
CIB :
H02M 3/07 (2006.01)
Déposants : NEC ELECTRONICS CORPORATION [JP/JP]; 1753, Shimonumabe, Nakahara-ku, Kawasaki-shi, Kanagawa 2118668 (JP) (Tous Sauf US).
SHIMADA, Eiji [JP/JP]; (JP) (US Seulement)
Inventeurs : SHIMADA, Eiji; (JP)
Mandataire : IEIRI, Takeshi; HIBIKI IP Law Firm, Asahi Bldg. 10th Floor 3-33-8, Tsuruya-cho Kanagawa-ku, Yokohama-shi Kanagawa 221-0835 (JP)
Données relatives à la priorité :
2005-309489 25.10.2005 JP
Titre (EN) CHARGE PUMP CIRCUIT AND ITS BOOSTING METHOD
(FR) CIRCUIT DE POMPE DE CHARGE ET PROCEDE DE SURALIMENTATION
(JA) チャージポンプ回路及びその昇圧方法
Abrégé : front page image
(EN)It is possible to provide a charge pump circuit capable of reducing a noise in an arbitrary input voltage without adding a noise filter. The charge pump circuit has a mode for charging an output capacity (11) via a first current path when an inputted clock signal is at a first logic level and a mode for charging an output capacity (11) via a second current path when the inputted clock signal is at a second logic level. The first current path and the second current path are arranged in parallel to the output capacity (11).
(FR)La présente invention concerne un circuit de pompe de charge capable de réduire un bruit dans une tension d'entrée arbitraire sans ajouter de filtre antiparasite. Le circuit de pompe de charge comprend un mode permettant de modifier une capacité de sortie (11) par l'intermédiaire d'un premier trajet de courant lorsqu'un signal d'horloge entré se trouve à un premier niveau logique, et un mode permettant de modifier une capacité de sortie (11) par l'intermédiaire d'un second trajet de courant lorsque le signal d'horloge entré se trouve à un second niveau logique. Le premier trajet de courant et le second trajet de courant sont parallèles à la capacité de sortie (11).
(JA) ノイズフィルタを付加することなく、任意の入力電圧それぞれにおいてノイズを低減することができるチャージポンプ回路を提供することを目的とする。  本発明の一態様に係るチャージポンプ回路は、入力されるクロック信号が第1の論理レベルの時に、第1の電流経路を介して出力容量11に充電を行うモードと、入力されるクロック信号が第2の論理レベルの時に、第2の電流経路を介して出力容量11に充電を行うモードとを備える。第1の電流経路と第2の電流経路は、出力容量11に対して並列に配設される。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)