WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007008579) CONFIGURATIONS ET PROCEDES DE COMMANDE DE TRANSISTOR SOURCE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/008579    N° de la demande internationale :    PCT/US2006/026317
Date de publication : 18.01.2007 Date de dépôt international : 06.07.2006
CIB :
H01L 29/00 (2006.01)
Déposants : ZMOS TECHNOLOGY, INC. [US/US]; 1290 Oakmead Parkway, Suite 318, Sunnyvale, CA 94085 (US) (Tous Sauf US).
YOO, Seung-Moon [KR/US]; (US) (US Seulement).
YOO, Jae, Hoon [KR/US]; (US) (US Seulement).
SOHN, Jeong Duk [KR/US]; (US) (US Seulement).
SON, Sung Ju [KR/US]; (US) (US Seulement).
CHOI, Myung Chan [KR/US]; (US) (US Seulement).
KIM, Young Tae [KR/US]; (US) (US Seulement).
YOON, Oh Sang [KR/US]; (US) (US Seulement).
HAN, San-Kyun [KR/US]; (US) (US Seulement)
Inventeurs : YOO, Seung-Moon; (US).
YOO, Jae, Hoon; (US).
SOHN, Jeong Duk; (US).
SON, Sung Ju; (US).
CHOI, Myung Chan; (US).
KIM, Young Tae; (US).
YOON, Oh Sang; (US).
HAN, San-Kyun; (US)
Mandataire : O'BANION, John P.; O'BANION & RITCHEY LLP, 400 Capitol Mall, Suite 550, Sacramento, California 95814 (US)
Données relatives à la priorité :
60/697,672 08.07.2005 US
Titre (EN) SOURCE TRANSISTOR CONFIGURATIONS AND CONTROL METHODS
(FR) CONFIGURATIONS ET PROCEDES DE COMMANDE DE TRANSISTOR SOURCE
Abrégé : front page image
(EN)Source transistor configurations are described for reducing leakage and delay within integrated circuits. Virtual power and ground nodes are supported with the use of stacked transistor configurations, such as a two transistor stack between a first virtual supply connection and VSS, and a second virtual supply connection and VDD. Gate drives of these stacked transistors are modulated with different voltage levels in response to the operating power mode of the circuit, for example active mode, active-standby mode, and deep power-down mode. Means for driving these source stacks are described. In one embodiment separate virtual nodes are adapted for different types of circuits, such as buffers, row address strobe, and column address strobe. Other techniques, such as directional placement of the transistors is also described.
(FR)L'invention concerne des configurations de transistors sources, destinées à réduire le courant de fuite et les retards dans les circuits intégrés. Ces configurations permettent l'établissement d'une puissance virtuelle et de noeuds de mise à la masse au moyen d'un empilement de transistors, comprenant par exemple une superposition de deux transistors entre une première connexion d'alimentation virtuelle et VSS, et une seconde connexion d'alimentation virtuelle et VDD. Les commandes de grille de ces transistors superposés sont modulées par différents niveaux de tension en réponse à la puissance associée au mode de fonctionnement du circuit, tel que mode actif, mode veille-actif, et mode de non-consommation. L'invention concerne également des moyens permettant de commander ces empilements source. Dans une forme de réalisation, des noeuds virtuels distincts sont conçus pour différents types de circuits tels que tampons, RAS (impulsions de sélection de ligne), CAS (impulsions de sélection de colonne). D'autre techniques telles qu'une disposition directionnelle des transistors sont en outre décrites.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)