WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007005046) SYSTEME ET PROCEDE DE MISE EN COMMUNICATION AVEC DES DISPOSITIFS MEMOIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/005046    N° de la demande internationale :    PCT/US2005/038434
Date de publication : 11.01.2007 Date de dépôt international : 24.10.2005
CIB :
G06F 13/28 (2006.01)
Déposants : SIGMATEL, INC. [US/US]; 1601 S. Mo Pac Expressway, Suite 100, Austin, TX 78746 (US) (Tous Sauf US)
Inventeurs : HENSON, Mathew; (US).
BAKER, David, Cureton; (US)
Mandataire : TOLER, Jeffrey, G.; 8500 Bluffstone Cove, Suite A201, Austin, TX 78759 (US)
Données relatives à la priorité :
11/171,919 30.06.2005 US
Titre (EN) SYSTEM AND METHOD FOR COMMUNICATING WITH MEMORY DEVICES
(FR) SYSTEME ET PROCEDE DE MISE EN COMMUNICATION AVEC DES DISPOSITIFS MEMOIRE
Abrégé : front page image
(EN)The disclosure is directed to a device (102) including a memory interface (114). The memory interface includes a data interface, a first state machine (1 16) and a second state machine (118). The first state machine includes a first chip select interface and a first ready /busy interface (124, 126). The first state machine is configured to select and monitor a first memory' device via the first chip select interface and the first ready/busy interface, respectively, when the first memory device is coupled to the data interface. The second state machine includes a second chip select interface and a second ready/busy interface. The second state machine is configured to select and monitor a second memory device via the second chip select interface and the second ready/busy interface, respectively, when the second memory device is coupled to the data interface.
(FR)Ce dispositif comprend une interface mémoire dotée d'une interface de données, d'une première machine d'état et d'une seconde machine d'état; la première comprend une première interface de sélection de puce et une première interface prête/occupée et est configurée de manière à sélectionner et surveiller un premier dispositif mémoire via la première interface de sélection de puce et la première interface prête/occupée, lorsque le premier dispositif mémoire est couplé à l'interface de données; la seconde machine d'état comprend une seconde interface de sélection de puce et une seconde interface prête/occupée et est configurée de manière à sélectionner et surveiller un second dispositif mémoire via la seconde interface de sélection de puce et la seconde interface prête/occupée, lorsque le second dispositif de mémoire est couplé à l'interface de données.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)