WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006128049) CIRCUIT D'INTERFACE D'HORLOGE COUPLE A UN TRANSFORMATEUR POUR MODULES DE MEMOIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2006/128049 N° de la demande internationale : PCT/US2006/020597
Date de publication : 30.11.2006 Date de dépôt international : 25.05.2006
CIB :
G11C 5/14 (2006.01)
Déposants : WASHBURN, Robert, D.[US/US]; US (UsOnly)
MCCLANAHAN, Robert, F.[US/US]; US (UsOnly)
THUNDER CREATIVE TECHNOLOGIES, INC.[US/US]; 3849 Rambla Pacifico St. Malibu, CA 90265, US (AllExceptUS)
Inventeurs : WASHBURN, Robert, D.; US
MCCLANAHAN, Robert, F.; US
Mandataire : HARRIMAN, J., D., II. ; Brown Raysman Millstein Felder & Steiner LLP 1880 Century Park East, 12th Floor Los Angeles, CA 90067, US
Données relatives à la priorité :
11/420,21424.05.2006US
60/684,87825.05.2005US
Titre (EN) TRANSFORMER COUPLED CLOCK INTERFACE CIRCUIT FOR MEMORY MODULES
(FR) CIRCUIT D'INTERFACE D'HORLOGE COUPLE A UN TRANSFORMATEUR POUR MODULES DE MEMOIRE
Abrégé : front page image
(EN) The invention is a clock interface circuit for high-speed computer memory modules. It provides improved timing margin due to improved rise and fall times than achieved with present JEDEC specified clock distribution and timing networks. The invention also provides for improved clock and inverse clock symmetry around VREF.
(FR) L'invention concerne un circuit d'interface d'horloge conçu pour des modules de mémoire informatique à grande vitesse. Elle concerne une marge de synchronisation améliorée due à des temps d'élévation et de chute améliorés par rapport à ceux obtenus avec des réseaux actuels de distribution et de synchronisation d'horloge spécifiés de JEDEC. L'invention concerne également une symétrie d'horloge et d'horloge inverse améliorée autour de VREF.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)