WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006123906) ARCHITECTURE DE DECODEUR VITERBI A UTILISER DANS DES SYSTEMES RADIO DEFINIS PAR LOGICIEL
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/123906    N° de la demande internationale :    PCT/KR2006/001864
Date de publication : 23.11.2006 Date de dépôt international : 18.05.2006
CIB :
H03M 13/41 (2006.01)
Déposants : SAMSUNG ELECTRONICS CO., LTD. [KR/KR]; 416, Maetan-dong, Yeongtong-gu, Suwon-si, Gyeonggi-do 442-742 (KR)
Inventeurs : PISEK, Eran; (US).
OZ, Jasmin; (US).
WANG, Yan; (US)
Mandataire : LEE, Keon-Joo; Mihwa Bldg., 110-2 Myongryun-dong 4-ga, Chongro-gu, Seoul 110-524 (KR)
Données relatives à la priorité :
60/682,339 18.05.2005 US
11/314,460 21.12.2005 US
Titre (EN) VITERBI DECODER ARCHITECTURE FOR USE IN SOFTWARE-DEFINED RADIO SYSTEMS
(FR) ARCHITECTURE DE DECODEUR VITERBI A UTILISER DANS DES SYSTEMES RADIO DEFINIS PAR LOGICIEL
Abrégé : front page image
(EN)A reconfigurable Viterbi decoder comprising a reconfigurable data path and a programmable finite state machine that controls the reconfigurable data path. The reconfigurable data path comprises a plurality of reconfigurable functional blocks including: i) a reconfigurable branch metric calculation block; and ii) a reconfigurable add-compare-select and path metric calculation block. The programmable finite state machine executes a plurality of context-related instructions associated with the reconfigurable Viterbi decoder.
(FR)L'invention concerne un décodeur Viterbi reconfigurable comprenant un chemin de données reconfigurable ainsi qu'un automate fini programmable qui commande le chemin de données reconfigurable. Le chemin des données reconfigurable comprend une pluralité de blocs fonctionnels reconfigurables comprenant: i) un bloc de calcul métrique de branche reconfigurable; et ii) un bloc reconfigurable d'addition-comparaison-sélection et de calcul de métrique de chemin. L'automate fini programmable exécute une pluralité d'instructions relatives au contexte associées au décodeur Viterbi reconfigurable.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)