WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006123635) DISPOSITIF DE CIRCUIT DE TRAITEMENT ET DISPOSITIF DE DISQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/123635    N° de la demande internationale :    PCT/JP2006/309707
Date de publication : 23.11.2006 Date de dépôt international : 16.05.2006
CIB :
G11B 7/09 (2006.01), G11B 7/13 (2006.01)
Déposants : ROHM CO., LTD. [JP/JP]; 21, Saiin Mizosaki-Cho, Ukyo-Ku, Kyoto-Shi, Kyoto 6158585 (JP) (Tous Sauf US).
NISHIKAWA, Koji [JP/JP]; (JP) (US Seulement).
HIRAGA, Makoto [JP/JP]; (JP) (US Seulement)
Inventeurs : NISHIKAWA, Koji; (JP).
HIRAGA, Makoto; (JP)
Mandataire : SANO, Shizuo; Tenmabashi-Yachiyo Bldg. Bekkan, 2-6, Tenmabashi-Kyomachi Chuo-Ku, Osaka-Shi Osaka 5400032 (JP)
Données relatives à la priorité :
2005-145829 18.05.2005 JP
Titre (EN) PROCESSING CIRCUIT DEVICE AND DISC DEVICE
(FR) DISPOSITIF DE CIRCUIT DE TRAITEMENT ET DISPOSITIF DE DISQUE
(JA) 演算処理回路装置及びディスク装置
Abrégé : front page image
(EN)Process of adding four differential signals is performed by inputting the differential signals to each of transistors (Tr21a-Tr21d, Tr22a-Tr22d), and filtering process is performed by a capacitor (C21) and resistors (R21, R22). An offset of a signal obtained by adding the four differential signals is removed by the transistors (Tr1, Tr2).
(FR)Un processus d’ajout de quatre signaux différentiels est réalisé en entrant les signaux différentiels dans chacun des transistors (Tr21a-Tr21d, Tr22a-Tr22d), et un processus de filtrage est réalisé par un condensateur (C21) et des résistances (R21, R22). Un décalage d’un signal obtenu par l’ajout des quatre signaux différentiels est éliminé par les transistors (Tr1, Tr2).
(JA) トランジスタTr21a~Tr21d,Tr22a~Tr21dそれぞれに差動信号を入力することで、4つの差動信号の加算処理を行うとともに、コンデンサC21及び抵抗R21,R22によるフィルタ処理を行う。そして、4つの差動信号が加算されて得られた信号におけるオフセットがトランジスタTr1,Tr2によって除去される。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)