WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006118021) RÉGULATEUR À DÉCOUPAGE ET DISPOSITIF ÉLECTRONIQUE INCORPORANT CELUI-CI
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/118021    N° de la demande internationale :    PCT/JP2006/308104
Date de publication : 09.11.2006 Date de dépôt international : 18.04.2006
CIB :
H02M 3/155 (2006.01), G05F 3/26 (2006.01)
Déposants : ROHM CO., LTD. [JP/JP]; 21, Saiin Mizosaki-Cho, Ukyo-Ku, Kyoto-Shi, Kyoto 6158585 (JP) (Tous Sauf US).
OMI, Masaki [JP/JP]; (JP) (US Seulement)
Inventeurs : OMI, Masaki; (JP)
Mandataire : SANO, Shizuo; Tenmabashi-Yachiyo Bldg. Bekkan 2-6, Tenmabashi-Kyomachi Chuo-Ku, Osaka-Shi, Osaka 5400032 (JP)
Données relatives à la priorité :
2005-127774 26.04.2005 JP
Titre (EN) SWITCHING REGULATOR AND ELECTRONIC DEVICE INCORPORATING THE SAME
(FR) RÉGULATEUR À DÉCOUPAGE ET DISPOSITIF ÉLECTRONIQUE INCORPORANT CELUI-CI
(JA) スイッチングレギュレータ及びこれを備えた電子機器
Abrégé : front page image
(EN)A switching regulator (20) comprises a sense resistor (Rs); a sense current generating circuit (213) for generating a sense current (Isense) in accordance with a sense voltage (Vsense); a slope current generating circuit (214) for generating a slope current (Islope) of ramp or triangular wave; a slope voltage generating circuit (215) for generating a slope voltage (Vslope) in accordance with a summed current (Isense+Islope); an error amplifier (ERR) for generating an error voltage (Verr) in accordance with an output error; a comparator (CMP) for comparing the error voltage (Verr) with the slope voltage (Vslope) to generate a PWM signal; and a switching control part (CTRL) for performing, based on the PWM signal, ON/OFF control of an output transistor (N1).
(FR)L’invention concerne un régulateur à découpage (20) comprenant une résistance de détection (Rs) ; un circuit de génération de courant de détection (213) pour générer un courant de détection (Isense) en accord avec une tension de détection (Vsense) ; un circuit de génération de courant de boucle (214) pour générer un courant de boucle (Islope) d’onde en rampe ou triangulaire ; un circuit de génération de tension de boucle (215) pour générer une tension de boucle (Vslope) en accord avec un courant de sommation (Isense+Islope) ; un amplificateur d’erreur (ERR) pour générer une tension d’erreur (Verr) en accord avec une erreur de sortie ; un comparateur (CMP) pour comparer la tension d’erreur (Verr) à la tension de boucle (Vslope) pour générer un signal PWM ; et une partie commande de découpage (CTRL) pour réaliser, en fonction du signal PWM, la commande PASSANT/BLOQUÉ d’un transistor de sortie (N1).
(JA) 本発明に係るスイッチングレギュレータ20は、センス抵抗Rsと、センス電圧Vsenseに応じたセンス電流Isenseを生成するセンス電流生成回路213と、ランプ波或いは三角波のスロープ電流Islopeを生成するスロープ電流生成回路214と、加算電流(Isense+Islope)に応じたスロープ電圧Vslopeを生成するスロープ電圧生成回路215と、出力誤差に応じた誤差電圧Verrを生成する誤差増幅器ERRと、誤差電圧Verrとスロープ電圧Vslopeを比較してPWM信号を生成するコンパレータCMPと、PWM信号に基づいて出力トランジスタN1のオン/オフ制御を行うスイッチング制御部CTRLと、を有して成る構成とされている。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)