WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006115213) SYSTEME DE MISE A JOUR DE CIRCUIT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/115213    N° de la demande internationale :    PCT/JP2006/308439
Date de publication : 02.11.2006 Date de dépôt international : 21.04.2006
CIB :
H04L 9/10 (2006.01), H03K 19/173 (2006.01)
Déposants : MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (Tous Sauf US).
NAKANO, Toshihisa; (US Seulement).
MATSUZAKI, Natsume; (US Seulement).
MARUI, Shinichi; (US Seulement)
Inventeurs : NAKANO, Toshihisa; .
MATSUZAKI, Natsume; .
MARUI, Shinichi;
Mandataire : NAKAJIMA, Shiro; 6F, Yodogawa 5-Bankan 2-1, Toyosaki 3-chome Kita-ku, Osaka-shi Osaka 5310072 (JP)
Données relatives à la priorité :
2005-123220 21.04.2005 JP
Titre (EN) CIRCUIT UPDATING SYSTEM
(FR) SYSTEME DE MISE A JOUR DE CIRCUIT
(JA) 回路更新システム
Abrégé : front page image
(EN)An information processor provided with a reconfigurable section (101) wherein a circuit can be reconfigured. The information processor can extract design data of a circuit configured with the reconfigurable section (101) by having an extracting section (103), and a data quantity of design data to be held by a design data storage section (102) can be reduced.
(FR)La présente invention décrit un processeur d’informations doté d’une section reconfigurable (101), un circuit pouvant être reconfiguré. Le processeur d’informations peut extraire des données de conception d’un circuit configuré avec la section reconfigurable (101) en ayant une section d’extraction (103), et une quantité de données des données de conception destinées à être contenues dans une section de stockage de données de conception (102) peut être réduite.
(JA) 本発明は、回路の再構成が可能な再構成可能部101を備える情報処理装置であって、更に、本発明は、抽出部103を備えることより、再構成可能部101で構成されている回路の設計データを、抽出することが可能であり、設計データ記憶部102が保持すべき設計データのデータ量を削減することが可能となる。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)