WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006115095) CIRCUIT D’ENTRAINEMENT ET DISPOSITIF D’AFFICHAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/115095    N° de la demande internationale :    PCT/JP2006/308046
Date de publication : 02.11.2006 Date de dépôt international : 17.04.2006
CIB :
G09G 3/288 (2013.01), G09G 3/20 (2006.01), G09G 3/291 (2013.01), G09G 3/294 (2013.01), G09G 3/296 (2013.01), G09G 3/298 (2013.01), H03K 17/16 (2006.01), H03K 17/687 (2006.01)
Déposants : MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi Osaka 5718501 (JP) (Tous Sauf US).
YAMATE, Kazunori; (US Seulement)
Inventeurs : YAMATE, Kazunori;
Mandataire : FUKUSHIMA, Yoshito; Esaka Mitaka Bldg. 3F 4-1, Hiroshiba-cho Suita-shi, Osaka 5640052 (JP)
Données relatives à la priorité :
2005-123224 21.04.2005 JP
Titre (EN) DRIVING CIRCUIT AND DISPLAY DEVICE
(FR) CIRCUIT D’ENTRAINEMENT ET DISPOSITIF D’AFFICHAGE
(JA) 駆動回路および表示装置
Abrégé : front page image
(EN)A first impedance control circuit (41) includes a plurality of capacitors connected in parallel to a first transistor (Q1), and a second impedance control circuit (42) includes a plurality of capacitors connected in parallel to a second transistor (Q2). The capacitors (C11-C1n) of the first impedance control circuit (41) have different capacitance values, respectively, and the capacitors (C21-C2n) of the second impedance control circuit (42) have different capacitance values, respectively. The capacitors of the first impedance control circuit (41) have different self-resonant frequencies, respectively, and the capacitors of the second impedance control circuits (42) have different self-resonant frequencies, respectively. Switching noise, which is generated from the first and the second transistors (Q1, Q2) and have a plurality of frequencies, is absorbed by a power supply terminal and a grounding terminal through the first and the second impedance control circuits (41, 42).
(FR)La présente invention concerne un premier circuit de contrôle d’impédance (41) qui comprend une pluralité de condensateurs connectés en parallèle à un premier transistor (Q1), et un second circuit de contrôle d’impédance (42) qui comprend des condensateurs connectés en parallèle à un second transistor (Q2). Les condensateurs (C11-C1n) du premier circuit de contrôle d’impédance (41) ont différentes valeurs de capacité, respectivement, et les condensateurs (C21-C2n) du second circuit de contrôle d’impédance (42) ont différentes valeurs de capacité, respectivement. Les condensateurs du premier circuit de contrôle d’impédance (41) ont différentes fréquences propres de résonance, respectivement, et les condensateurs des seconds circuits de contrôle d’impédance (42) ont différentes fréquences propres de résonance, respectivement. Le bruit de commutation, qui est généré à partir des premier et second transistors (Q1, Q2) et comprend une pluralité de fréquences est absorbé par une borne d’alimentation électrique et une borne de mise à la terre par l’intermédiaire des premier et second circuits de contrôle d’impédance (41, 42).
(JA)not available
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)