WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006053339) CONVERTISSEUR ABAISSEUR DE TENSION SYNCHRONE CONTINU-CONTINU D'EFFICACITE ELEVEE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/053339    N° de la demande internationale :    PCT/US2005/041614
Date de publication : 18.05.2006 Date de dépôt international : 14.11.2005
CIB :
G05F 1/10 (2006.01), G05F 1/652 (2006.01), G05F 1/656 (2006.01)
Déposants : TEXAS INSTRUMENTS INCORPORATED [US/US]; P.O. BOx 655474, Mail Station 3999, Dallas, Texas 75265-5474 (US) (Tous Sauf US).
MIFTAKHUTDINOV, Rais, K. [RU/US]; (US) (US Seulement)
Inventeurs : MIFTAKHUTDINOV, Rais, K.; (US)
Mandataire : FRANZ, Warren; TEXAS INSTRUMENTS INCORPORATED, DEPUTY GENERAL PATENT COUNSEL, P.O. Box 655474, M/s 3999, Dallas, Texas 75265-5474 (US)
Données relatives à la priorité :
60/627,233 12.11.2004 US
11/168,014 27.06.2005 US
Titre (EN) HIGH EFFICIENCY DC-TO-DC SYNCHRONOUS BUCK CONVERTER
(FR) CONVERTISSEUR ABAISSEUR DE TENSION SYNCHRONE CONTINU-CONTINU D'EFFICACITE ELEVEE
Abrégé : front page image
(EN)A DC-to-DC power regulator circuit, such as a synchronous buck DC-to-DC converter circuit (80), having improved efficiency. A power stage is provided, having an input port for receiving a DC input voltage and having an output port for providing a regulated DC output voltage. The power stage includes a control FET transistor (Q1) having a first terminal, a second terminal, and a gate, the first terminal being connected to the input port. An energy storage element (Lo) has a first terminal connected to the control FET output terminal and a second terminal connected to the output port. A driven FET transistor (Q2) has a first terminal connected to ground, a second terminal connected to the first terminal of the energy storage element, and a gate. A driver circuit (81) has an input adapted to receive a control signal, and provides first driver signal to the control FET gate and a second driver output signal to the driven FET gate. The driver circuit has a power supply node for receiving power to power the driver circuit, which is connected to a power supply external to the converter circuit. A driver powering circuit is arranged to derive power from the first terminal of the energy storage element and provide it to the power supply node of the driver circuit after an initial period of operation of the converter circuit.
(FR)Circuit régulateur de courant continu-continu, tel qu'un circuit de convertisseur abaisseur de tension synchrone continu-continu (80) présentant une efficacité améliorée. Un étage de puissance possède un port d'entrée servant à recevoir une tension d'entrée de courant continu et un port de sortie servant à produire une tension de sortie de courant continu régulée. Cet étage de puissance comporte un transistor de contrôle FET (Q1) possédant une première borne, une deuxième borne et une grille, la première borne étant couplée au bord d'entrée. Une première borne d'un élément d'accumulation d'énergie (Lo) est couplée à la borne de sortie du FET de contrôle et une deuxième borne de cet élément est couplée au port de sortie. Un transistor FET commandé (Q2) possède une première borne qui est couplée à la terre, une deuxième borne couplée à la première borne de l'élément d'accumulation d'énergie et une grille. Un circuit d'attaque (81) possède une entrée conçue pour recevoir un signal de contrôle et transmet un premier signal d'attaque à la grille du FET de contrôle et un deuxième signal de sortie d'attaque à la grille du FET commandé. Le circuit d'attaque possède un noeud d'alimentation électrique servant à recevoir du courant alimentant ce circuit, qui est couplé à une alimentation électrique extérieure au circuit du convertisseur. Un circuit d'alimentation du circuit d'attaque est conçu pour extraire du courant de la première borne de l'élément d'accumulation d'énergie et de le transmettre au noeud d'alimentation électrique du circuit d'attaque après une période initiale de fonctionnement du circuit du convertisseur.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)