WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006053204) NUMERISEUR A SUPPRESSION DE DECALAGE DE DEUX BITS AVEC AMELIORATIONS CONCERNANT LE REJET DU MODE COMMUN ET LA SENSIBILITE DE SEUIL
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/053204    N° de la demande internationale :    PCT/US2005/040902
Date de publication : 18.05.2006 Date de dépôt international : 10.11.2005
CIB :
H03M 1/06 (2006.01), G01S 5/14 (2006.01)
Déposants : U-NAV MICROELECTRONICS CORPORATION [US/US]; 8 Hughes, Irvine, CA 92618 (US) (Tous Sauf US).
MAKAREM, Rabih [US/US]; (US) (US Seulement).
LAM, Kwai-Kwong, K. [US/US]; (US) (US Seulement)
Inventeurs : MAKAREM, Rabih; (US).
LAM, Kwai-Kwong, K.; (US)
Mandataire : ORLER, Anthony, J.; Gates & Cooper LLP, 6701 Center Drive West, Suite 1050, Los Angeles, CA 90045 (US)
Données relatives à la priorité :
60/627,595 12.11.2004 US
Titre (EN) TWO-BIT OFFSET CANCELLING A/D CONVERTER WITH IMPROVED COMMON MODE REJECTION AND THRESHOLD SENSITIVITY
(FR) NUMERISEUR A SUPPRESSION DE DECALAGE DE DEUX BITS AVEC AMELIORATIONS CONCERNANT LE REJET DU MODE COMMUN ET LA SENSIBILITE DE SEUIL
Abrégé : front page image
(EN)A two-bit offset canceling A/D converter with improved common mode rejection and threshold sensitivity for use in GPS receivers. A device in accordance with the present invention comprises a level shifter, the level shifter receiving a positive signal and a negative signal, the level shifter shifting the positive signal and the negative signal such that a difference between the positive signal and the negative signal is larger than a threshold value, and a comparator, coupled to the level shifter, the comparator providing as outputs of the comparators a sign bit and two magnitude bits wherein the comparator comprises a plurality of switched capacitor amplifiers.
(FR)Cette invention concerne un numériseur à suppression de décalage de deux bits avec améliorations concernant le rejet du mode commun et la sensibilité de seuil, dont l'utilisation est destinée à des récepteurs GPS. Un dispositif selon cette invention comprend un dispositif de décalage de niveau recevant un signal positif et un signal négatif et commutant ces deux signaux de sorte que la différence entre le signal positif et le signal négatif est supérieure à une valeur de seuil, et un comparateur, couplé au dispositif de décalage de niveau, qui fournit comme sorties des comparateurs un bit de signe et deux bits de magnitude, le comparateur comprenant une pluralité d'amplificateurs de condensateur commuté.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)