WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006042315) CIRCUITS INTEGRES SPECIFIQUES PRESENTANT PLUS DE CARACTERISTIQUES QU'IL N'EST GENERALEMENT NECESSAIRE EN UNE FOIS ET PROCEDES D'UTILISATION ASSOCIES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/042315    N° de la demande internationale :    PCT/US2005/036898
Date de publication : 20.04.2006 Date de dépôt international : 12.10.2005
CIB :
G06F 17/50 (2006.01), H03K 19/00 (2006.01)
Déposants : NANOTECH CORPORATION [CN/CN]; Suite A, 3F., Man Man Mansion, 43 Jardine's Bazaar Causeway Bay, Hong Kong (CN) (Tous Sauf US).
KOO, James [US/CN]; (CN) (US Seulement)
Inventeurs : KOO, James; (CN)
Mandataire : GIMLAN, Gideon; MacPherson Kwok Chen & Heid LLP, 2033 Gateway Place, Suite 400, San Jose, CA 95110 (US)
Données relatives à la priorité :
10/964,456 12.10.2004 US
Titre (EN) ASICS HAVING MORE FEATURES THAN GENERALLY USABLE AT ONE TIME AND METHODS OF USE
(FR) CIRCUITS INTEGRES SPECIFIQUES PRESENTANT PLUS DE CARACTERISTIQUES QU'IL N'EST GENERALEMENT NECESSAIRE EN UNE FOIS ET PROCEDES D'UTILISATION ASSOCIES
Abrégé : front page image
(EN)Selectively activating or de-activating ASIC function blocks on a single chip to produce different desired operations.
(FR)Selon l'invention, une fonctionnalité de circuits intégrés spécifiques (ASIC) plus importante remplit une puce (ou un ensemble de puces) au delà de ce que l'on peut probablement ou certainement utiliser en une fois lorsque la puce est incorporée et insérée dans un circuit plus vaste. La fonctionnalité ASIC excessive est choisie pour faire face aux différentes probabilités d'évolution des marchés dans différents espaces commerciaux (par exemple, différents pays où différentes normes d'interopérabilité ont été choisies) et un sous-ensemble de la fonctionnalité ASIC excessive est activé de façon programmable dans chaque espace commercial après fabrication. Le comportement du client peut être capricieux. Si les tendances commerciales évoluent vers une demande de la fonctionnalité #2 au lieu d'une fonctionnalité #1 escomptée à l'origine, la masse produite de puces (ou d'ensemble de puces) chargée n'est pas forcément une mauvaise chose. Si la masse produite avait suffisamment prévu de prendre en compte la fonctionnalité #2 aussi bien que la fonctionnalité #1, le producteur peut de manière programmable activer #2 et désactiver #1 si la demande commerciale change brusquement dans un espace commercial donné. Dans un mode de réalisation, un méga-ASIC chargé d'une fonctionnalité ASIC excessive, possède un noyau universel ainsi que plusieurs blocs de fonction ASIC pouvant être sélectionnés de manière programmable. Ces blocs peuvent être activés et désactivés de manière programmable, ainsi, une masse produite peut rapidement répondre aux changements des exigences commerciales et aux questions de mise en oeuvre commerciale et de durée utile des produits. Un petit concepteur de puces peut répondre simultanément à plusieurs marchés ou espaces clientèle avec une puce ASIC, ce qui permet de réduire ses coûts de conception par produit. En choisissant d'activer les fonctionnalités ASIC sélectables et excessives, le petit concepteur de puces ASIC peut être en mesure de présenter différentes caractéristiques pour différents clients et différents marchés à différents moments grâce à une seule puce. Il peut donc réunir la demande de différents clients et marchés et réaliser des économies d'échelle, ainsi que de gestion et de maîtrise des stocks.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)