WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006040977) CIRCUIT PILOTE DE DISPOSITIF D'AFFICHAGE ET DISPOSITIF D'AFFICHAGE EQUIPE DE CE CIRCUIT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/040977    N° de la demande internationale :    PCT/JP2005/018446
Date de publication : 20.04.2006 Date de dépôt international : 05.10.2005
CIB :
G09G 3/36 (2006.01), G09G 3/20 (2006.01), G02F 1/133 (2006.01)
Déposants : SHARP KABUSHIKI KAISHA [JP/JP]; 22-22, Nagaike-cho, Abeno-ku, Osaka-shi Osaka 5458522 (JP) (Tous Sauf US).
MURAKAMI, Yuhichiroh; (US Seulement).
WASHIO, Hajime; (US Seulement)
Inventeurs : MURAKAMI, Yuhichiroh; .
WASHIO, Hajime;
Mandataire : HARAKENZO WORLD PATENT & TRADEMARK; Daiwa Minamimorimachi Building 2-6, Tenjinbashi 2-chome Kita Kita-ku, Osaka-shi Osaka 5300041 (JP)
Données relatives à la priorité :
2004-300597 14.10.2004 JP
2005-258550 06.09.2005 JP
Titre (EN) DRIVE CIRCUIT FOR DISPLAY DEVICE, AND DISPLAY DEVICE HAVING THE CIRCUIT
(FR) CIRCUIT PILOTE DE DISPOSITIF D'AFFICHAGE ET DISPOSITIF D'AFFICHAGE EQUIPE DE CE CIRCUIT
(JA) 表示装置の駆動回路、および、それを備えた表示装置
Abrégé : front page image
(EN)Output signals (QB) from individual flip-flops (SR1, SR2 and so on) are used to create sampling signals (SMP1, SMP2 and so on) to individual data signal lines, and output signals from output terminals (PO) in the flip-flops (SR1, SR2 and so on) are used to create precharge signals (PSMP1, PSMP2 and so on) for charging the same data signal lines preliminarily as the data signal lines, from which the individual sampling signals (SMP1, SMP2 and so on) are outputted. NOR circuits (NOR1, NOR2 and so on) are provided to prevent overlaps between the active periods of the precharge signals (PSMP1, PSMP2 and so on) and the individual sampling signals (SMP1, SMP2 and so on). As a result, a drive circuit for a display device, which is equipped therein with a preliminary charging circuit for charging signal supply lines preliminarily from a preliminary charging power source, can reduce the number of steps of shift registers and accordingly the size of the circuit.
(FR)Des signaux de sortie (QB) de bascules bistables individuelles (SR1, SR2, etc.) sont employés pour créer des signaux d'échantillonnage (SMP1, SMP2, etc.) de lignes de signaux individuelles et des signaux de sortie de broches de sortie (PO) des bascules bistables (SR1, SR2, etc.) sont utilisés pour créer des signaux de précharge (PSMP1, PSMP2, etc.) pour charger au préalable les mêmes lignes de signal de données que les lignes de signal de données dont les signaux d'échantillonnage individuels (SMP1, SMP2, etc.) sont sortis. Des circuits NON-OU (NOR1, NOR2, etc.) figurent pour empêcher le recouvrement des périodes actives des signaux de précharge (PSMP1, PSMP2, etc.) et des signaux d'échantillonnage individuels (SMP1, SMP2, etc.). En conséquence, le circuit pilote de dispositif d'affichage, qui est équipé d'un circuit de charge préalable pour charger au préalable des lignes d'alimentation de signal à partir d'une source d'énergie de charge préalable, peut diminuer le nombre de pas de registres à décalage et, de ce fait, la taille du circuit.
(JA) 各フリップフロップ(SR1・SR2・…)からの出力信号(QB)を用いて各データ信号線へのサンプリング信号(SMP1・SMP2・…)を生成するとともに、フリップフロップ(SR1・SR2・…)における出力端子(PO)からの出力信号を用いて、上記各サンプリング信号(SMP1・SMP2・…)が出力されるデータ信号線と同じデータ信号線を予備充電するためのプリチャージ信号(PSMP1・PSMP2・…)を生成する。また、NOR回路(NOR1・NOR2・…)を備えることにより、プリチャージ信号(PSMP1・PSMP2・…)と各サンプリング信号(SMP1・SMP2・…)とのアクティブ期間の重なりを防止する。これにより、予備充電回路を内部に備え、信号供給線に予備充電電源から予備充電を行う表示装置の駆動回路において、シフトレジスタの段数を削減し、回路を小型化することができる。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)