WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006031659) TRAITEMENT D'AUTOMATE DÉTERMINISTE À ÉTATS FINIS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/031659    N° de la demande internationale :    PCT/US2005/032236
Date de publication : 23.03.2006 Date de dépôt international : 08.09.2005
CIB :
H04L 29/06 (2006.01), G06F 21/00 (2006.01)
Déposants : CAVIUM NETWORKS [US/US]; 2610 Augustine Drive, Santa Clara, CA 95054 (US) (Tous Sauf US).
BOUCHARD, Gregg, A. [US/US]; (US) (US Seulement).
CARLSON, David, A. [US/US]; (US) (US Seulement).
KESSLER, Richard, E. [US/US]; (US) (US Seulement).
HUSSAIN, Muhammad, R. [PK/US]; (US) (US Seulement)
Inventeurs : BOUCHARD, Gregg, A.; (US).
CARLSON, David, A.; (US).
KESSLER, Richard, E.; (US).
HUSSAIN, Muhammad, R.; (US)
Mandataire : MEAGHER, Timothy, J.; Hamilton, Brook, Smith & Reynolds, P.C., P.O. Box 9133, 530 Virginia Road, Concord, MA 01742-9133 (US)
Données relatives à la priorité :
60/609,211 10.09.2004 US
60/669,672 08.04.2005 US
Titre (EN) DETERMINISTIC FINITE AUTOMATA (DFA) PROCESSING
(FR) TRAITEMENT D'AUTOMATE DÉTERMINISTE À ÉTATS FINIS
Abrégé : front page image
(EN)A processor for traversing deterministic finite automata (DFA) graphs with incoming packet data in real-time. The processor includes at least one processor core and a DFA module operating asynchronous to the at least one processor core for traversing at least one DFA graph stored in a non-cache memory with packet data stored in a cache-coherent memory.
(FR)L'invention concerne un processeur permettant de traverser des graphiques d'automate déterministe à états finis avec des données de paquet entrant en temps réel. Ce processeur comprend au moins un coeur de processeur et un module de d'automate déterministe à états finis fonctionnant de manière asynchrone par rapport au(x) coeur(s) de processeur afin de traverser au moins un graphique d'automate déterministe à états finis stocké dans une mémoire non-cache avec des données de paquet stockées dans une mémoire à cohérence cache.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)