WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2006029243) CORRECTION D'ERREUR DE MATRICE MEMOIRE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2006/029243    N° de la demande internationale :    PCT/US2005/031939
Date de publication : 16.03.2006 Date de dépôt international : 02.09.2005
CIB :
G06F 11/10 (2006.01), H03M 13/29 (2006.01)
Déposants : EXTREME NETWORKS [US/US]; 3585 Monroe Street, Santa Clara, CA 95051-1450 (US) (Tous Sauf US).
SWENSON, Erik, R. [US/US]; (US) (US Seulement).
EDEM, Brian, C. [US/US]; (US) (US Seulement).
NGUYEN, Thuan, D. [US/US]; (US) (US Seulement).
VU, Khoi, D. [US/US]; (US) (US Seulement)
Inventeurs : SWENSON, Erik, R.; (US).
EDEM, Brian, C.; (US).
NGUYEN, Thuan, D.; (US).
VU, Khoi, D.; (US)
Mandataire : LAURENSON, Robert, C.; Howrey Simon Arnold & White, LLP, 2941 Fairview Park Drive, Box 7, Falls Church, VA 22042 (US)
Données relatives à la priorité :
10/934,928 03.09.2004 US
Titre (EN) MEMORY ARRAY ERROR CORRECTION
(FR) CORRECTION D'ERREUR DE MATRICE MEMOIRE
Abrégé : front page image
(EN)A memory array comprises N+1 memory elements. N memory elements store data and one or more error check bits respectively derived from the stored data. A separate N+1 memory element stores parity bits generated from the data stored in the N memory elements. These parity bits are stored in. To recover from data errors, data in each N memory element are first checked using their respective error check bits. If faulty data are detected in one of the N memory elements, an exclusive-or operation is performed involving data in the remaining N-1 memory elements and parity bits in the N+1 memory element. This recovers the faulty data in the one memory element.
(FR)Selon l'invention, une matrice mémoire comprend des éléments mémoire N+1. Chaque élément mémoire N stocke des données et un ou plusieurs bits de vérification d'erreur dérivés des données stockées. Un élément mémoire N+1 séparé stocke des bits de parité générés à partir des données stockées dans les éléments mémoire N. Ces bits de parité sont stockés. Afin de procéder à un recouvrement d'erreurs de données, les données dans chaque élément mémoire N sont tout d'abord vérifiées au moyen de leurs bits de vérification d'erreur respectifs. Si des données défaillantes sont détectées dans un des éléments mémoire N, une disjonction est effectuée, laquelle implique des données dans les éléments mémoire N-1 restants et des bits de parité dans l'élément mémoire N+1. Cette opération permet d'assurer le recouvrement des données défaillantes dans l'élément mémoire.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)