WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2005085990) CIRCUIT DE DECALAGE HAUTE VITESSE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2005/085990    N° de la demande internationale :    PCT/US2005/006632
Date de publication : 15.09.2005 Date de dépôt international : 25.02.2005
Demande présentée en vertu du Chapitre 2 :    27.09.2005    
CIB :
G06F 5/01 (2006.01), G11C 19/00 (2006.01), G11C 19/28 (2006.01)
Déposants : QUALCOMM INCORPORATED [US/US]; 5775 Morehouse Drive, San Diego, California 92121 (US) (Tous Sauf US).
RAMPRASAD, Sumant [US/US]; (US) (US Seulement)
Inventeurs : RAMPRASAD, Sumant; (US)
Mandataire : WADSWORTH, Philip, R.; 5775 Morehouse Drive, San Diego, Califonia 92121 (US)
Données relatives à la priorité :
10/788,518 27.02.2004 US
Titre (EN) A HIGH SPEED SHIFTER CIRCUIT
(FR) CIRCUIT DE DECALAGE HAUTE VITESSE
Abrégé : front page image
(EN)Systems and techniques are disclosed relating to shifting a plurality of input data bits to the left or right by a number of bit positions as a function of a binary value of a plurality of shift control bits. A first shifter element may be configured to perform one of two shifting operations on the input data bits to produce a plurality of first output bits, a first one of the shift control bits being used to select the shifting operation performed by the first shifter element. A second shifter element may be configured to perform at least one shifting operation on the first output bits to produce a plurality of second output bits, each of said at least one shifting operation being selectable from two shifting operations, a different one of the shift control bits being used to select each of said at least one shifting operation performed by the second shifter element. A third shifter element may be configured to perform one of two shifting operations on the second output bits, a second one of the shift control bits being used to select the shifting operation performed by the third shifter element.
(FR)L'invention concerne des systèmes et des techniques de décalage d'une pluralité de bits de données d'entrée à gauche ou à droite par un certain nombre de positions de bits en fonction d'une valeur binaire d'une pluralité de bits de commande de décalage. Un premier élément peut être configuré pour exécuter une opération de décalage sur les bits de données d'entrée afin d'obtenir une pluralité de premiers bits de sortie, un premier bit de commande de décalage étant utilisé pour sélectionner l'opération de décalage exécutée par le premier élément de décalage. Un deuxième élément de décalage peut être configuré pour exécuter au moins une opération de décalage sur les premiers bits de sortie afin de générer une pluralité de seconds bits de sortie, chaque opération de décalage pouvant être sélectionnée parmi deux opérations de décalage, un bit de commande de décalage différent étant utilisé pour sélectionner chaque opération de décalage exécutée par le deuxième élément de décalage. Une troisième élément de décalage peut être configuré pour exécuter une opération de décalage sur les seconds bits de sortie, un second bit de commande de décalage étant utilisé pour sélectioner l'opération de décalage exécutée par le troisième élément de décalage.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)