WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2005083455) CIRCUIT DE TRAITEMENT DE FLUX ELECTRONIQUE DOTE D'UN ACCES DE TEST
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2005/083455    N° de la demande internationale :    PCT/IB2005/050438
Date de publication : 09.09.2005 Date de dépôt international : 02.02.2005
CIB :
G01R 31/3185 (2006.01)
Déposants : KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL) (Tous Sauf US).
VAN DALEN, Edwin, J. [NL/NL]; (NL) (US Seulement).
GRUIJTERS, Paulus, W., F. [NL/NL]; (NL) (US Seulement)
Inventeurs : VAN DALEN, Edwin, J.; (NL).
GRUIJTERS, Paulus, W., F.; (NL)
Mandataire : ELEVELD, Koop, J.; Prof. Holstlaan 6, NL-5656 AA Eindhoven (NL)
Données relatives à la priorité :
04100657.8 19.02.2004 EP
Titre (EN) AN ELECTRONIC STREAM PROCESSING CIRCUIT WITH TEST ACCESS
(FR) CIRCUIT DE TRAITEMENT DE FLUX ELECTRONIQUE DOTE D'UN ACCES DE TEST
Abrégé : front page image
(EN)An electronic signal processing circuit contains a chain of stream processing circuits (12a-d). Linking multiplexing circuits (16a-c), link respective pairs of stream processing circuits (12a-d). Each linking multiplexing circuit (16a-c) is individually switchable to a normal mode and to a replacement mode. A linking multiplexing circuit (16a­ c), when in the normal mode, provides a continuous connection for passing a first stream of samples values between the stream processing circuits (12a-d) in the respective pair. A shareable communication structure (14a-c) is coupled to the linking multiplexing circuits (I 6a-c). Each linking multiplexing circuit (16a-c), when in the replacement mode, provides a continuous connection for supplying successive sample values from a second stream from the communication structure (14a-c) to a receiving one of the stream processing circuits (12a-d) in the respective pair of the linking multiplexing circuit (16a-c). A control circuit (18) keeps a selectable one of the multiplexing circuits (I6a-c) in the replacement mode so that the selectable one of the linking multiplexing circuits (16a-c) passes a stream of successive sample from the second stream to the receiving one of the processing circuits in the respective pair of linking multiplexing circuit (16a-c), while keeping at least part of the other linking multiplexing circuits (I6a-c) in the normal mode.
(FR)L'invention concerne un circuit de traitement de signaux électroniques comprenant une chaîne de circuits de traitement de flux (12a-d). Des circuits de multiplexage de liaison (16a-c) relient des paires respectives de circuits de traitement de flux (12a-d). Chaque circuit de multiplexage de liaison (16a-c) peut être commuté individuellement en mode normal ou en mode remplacement. Un circuit de multiplexage de liaison (16a-c), lorsqu'il se trouve en mode normal, fournit une connexion continue permettant de transmettre un premier flux de valeurs échantillons entre les circuits de traitement de flux (12a-d) dans la paire respective. Une structure de communication partageable (14a-c) est couplée aux circuits de multiplexage de liaison (16a-c). Chaque circuit de multiplexage de liaison (16a-c), lorsqu'il se trouve en mode remplacement, fournit une connexion continue permettant d'acheminer des valeurs échantillons successives issues d'un deuxième flux provenant de la structure de communication (14a-c), jusqu'à une structure de réception des circuits de traitement de flux (12a-d) dans la paire respective du circuit de multiplexage de liaison (16a-c). Un circuit de commande (18) maintient un circuit de multiplexage (16a-c) choisi en mode remplacement, de sorte que ledit circuit (16a-c) transmet un flux d'échantillons successifs issu du deuxième flux à la structure de réception des circuits de traitement, dans la paire respective du circuit de multiplexage de liaison (16a-c), tout en maintenant au moins une partie des autres circuits de multiplexage de liaison (16a-c) en mode normal.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)