Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2005069089) CONCEPTION DE SYSTEMES A SECURITE CRITIQUE
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2005/069089 N° de la demande internationale : PCT/IB2005/050701
Date de publication : 28.07.2005 Date de dépôt international : 13.01.2005
CIB :
G05B 9/03 (2006.01)
G PHYSIQUE
05
COMMANDE; RÉGULATION
B
SYSTÈMES DE COMMANDE OU DE RÉGULATION EN GÉNÉRAL; ÉLÉMENTS FONCTIONNELS DE TELS SYSTÈMES; DISPOSITIFS DE CONTRÔLE OU D'ESSAIS DE TELS SYSTÈMES OU ÉLÉMENTS
9
Dispositions de sécurité
02
électriques
03
avec une boucle à canal multiple, c. à d. systèmes de commande redondants
Déposants :
RENAULT S.A.S. [FR/FR]; 13, 15 quai Alphonse le Gallo F-92100 Boulogne-Billancourt, FR (AllExceptUS)
BOUTIN, Samuel [FR/FR]; FR (UsOnly)
Inventeurs :
BOUTIN, Samuel; FR
Mandataire :
DAVIES, Owen; Renault Technocentre TCR GRA 1 55-SCE 0267 1 avenue du Golf F-78288 Guyancourt, FR
Données relatives à la priorité :
04300018.113.01.2004FR
Titre (EN) DESIGN OF SAFETY CRITICAL SYSTEMS
(FR) CONCEPTION DE SYSTEMES A SECURITE CRITIQUE
Abrégé :
(EN) A method is disclosed of producing a system architecture comprising a plurality of electrical devices connected to each other, said system preferably comprising a fault tolerant system, the method including: a) identifying a set of undesirable events and ascribing to each of said undesirable events an indicator of their severity; b) associating where possible each said undesirable event with one or more actuators of said system architecture; c) developing a functional specification of an initial architecture proposed for implementation of said system architecture; d) refining on said functional specification the fault tolerance requirements; e) producing replicates in said functional specification together with attached indicators of independence of said replicates, f) defining a hardware structure for said system architecture; g) mapping of said functional specification onto said hardware structure; and h) verifying automatically that said indicators of independence are preserved during mapping.
(FR) L'invention concerne un procédé de production d'une architecture de système qui comprend une pluralité de dispositifs électriques reliés les uns aux autres, ledit système comprenant de préférence un système tolérant aux fautes. Ce procédé consiste : a) à identifier un ensemble d'événements indésirables et à attribuer à chacun d'eux un indicateur de sévérité ; b) à associer lorsque cela s'avère possible chaque événement indésirable à un ou à plusieurs actionneurs de ladite architecture de système ; c) à développer une spécification fonctionnelle d'une architecture initiale proposée pour la mise en oeuvre de ladite architecture de système, ladite spécification fonctionnelle de ladite architecture initiale comprenant des flux de données destinés à des composants et circulant entre ceux-ci, lesdits composants comprenant par exemple des capteurs ou des actionneurs ; d) à ajuster sur ladite spécification fonctionnelle les exigences de tolérance aux fautes associées à la sévérité de chaque événement indésirable et à émettre des exigences de tolérance aux fautes ajustées de ladite spécification fonctionnelle ; e) à produire des reproductions dans ladite spécification fonctionnelle et des indicateurs d'indépendance associés, ces indicateurs reflétant lesdites exigences de tolérance aux fautes ajustées ; f) à définir une structure matérielle pour ladite architecture de système, par exemple, une série d'unités de commande électroniques reliées les unes aux autres par des réseaux ; g) à mapper ladite spécification fonctionnelle sur ladite structure matérielle ; et h) à vérifier automatiquement que lesdits indicateurs d'indépendance sont conservés pendant le mappage.
front page image
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)
Également publié sous:
KR1020060110358EP1706799JP2007528532US20070168096