Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2005066851) CIRCUIT INTEGRE POUR DETECTEURS DE RAYONNEMENT
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2005/066851 N° de la demande internationale : PCT/SE2005/000028
Date de publication : 21.07.2005 Date de dépôt international : 12.01.2005
CIB :
G06F 17/40 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
17
Equipement ou méthodes de traitement de données ou de calcul numérique, spécialement adaptés à des fonctions spécifiques
40
Acquisition et consignation de données
Déposants :
WHITLOW, Harry, James [SE/FI]; FI
YUAN, Jiren [SE/SE]; SE
JAKOBSSON, Bo, Ingvar [SE/SE]; SE
OREDSSON, Ola, Karl, Vilhelm [SE/SE]; SE
Inventeurs :
WHITLOW, Harry, James; FI
YUAN, Jiren; SE
JAKOBSSON, Bo, Ingvar; SE
OREDSSON, Ola, Karl, Vilhelm; SE
Mandataire :
ASKETORP, Göran; Ström & Gulliksson IPC AB P.O. Box 4188 S-203 13 Malmö, SE
Données relatives à la priorité :
60/535,49412.01.2004US
Titre (EN) INTEGRATED CIRCUIT FOR RADIATION DETECTORS
(FR) CIRCUIT INTEGRE POUR DETECTEURS DE RAYONNEMENT
Abrégé :
(EN) An integrated circuit comprising: an input intended to be connected to a detector; and at least one discriminator block connected to the input. Each digital discriminator block is adapted to generate a timing signal representative of the time a pulse arrives from the input, and also adapted to generate a fast logic signal if said pulse amplitude exceeds a given threshold. The timing signal is used to start at least one time-to-amplitude converter (TAC) to produce at least one amplitude signal proportional to a time difference between arrival times of pulses from. The circuit further comprises a first and a second charge sensitive amplifier, each provided with an input and an output; a first and a second discriminator block, each consisting of a set of discriminators with different time constants provided with an input and an output; a first and a second discriminator block, each consisting of a set of discriminators with different time constants provided with an input and an output respectively; a first and a second analog shaper block, each provided with an input and an output; an analog multiplexer; an analog to digital converter (ADC); a readout signal bus and an analog bus.
(FR) L'invention concerne un circuit intégré comprenant une entrée destinée à être connectée à un détecteur et au moins un bloc discriminateur connecté à cette entrée. Chaque bloc discriminateur numérique est conçu pour générer un signal temporel représentatif de l'instant où une impulsion arrive en provenance de l'entrée, et également pour générer un signal logique rapide si l'amplitude de cette impulsion dépasse un seuil donné. Le signal temporel est utilisé pour activer au moins un convertisseur temps-amplitude (TAC) en vue de la production d'au moins un signal d'amplitude proportionnel à une différence temporelle entre les temps d'arrivée des impulsions. Le circuit comprend en outre un premier et un second amplificateur de charge, chaque amplificateur possédant une entrée et une sortie, un premier et un second bloc discriminateur comprenant chacun un ensemble de discriminateurs présentant des constantes temporelles différentes et possédant une entrée et une sortie respectives, un premier et un second bloc de formation analogique possédant chacun une entrée et une sortie, un multiplexeur analogique, un convertisseur analogique-numérique (CAN), un bus de signal de lecture et un bus analogique.
front page image
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)