Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2005066821) UTILISATION D'UN SIGNAL DE RETROACTION POUR SELECTIONNER UNE TENSION D'EMISSION
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2005/066821 N° de la demande internationale : PCT/US2004/043652
Date de publication : 21.07.2005 Date de dépôt international : 22.12.2004
CIB :
G06F 13/40 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
38
Transfert d'informations, p.ex. sur un bus
40
Structure du bus
Déposants :
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, CA 95052, US (AllExceptUS)
SCHOENBORN, Theodore, Z. [US/US]; US (UsOnly)
Inventeurs :
SCHOENBORN, Theodore, Z.; US
Mandataire :
VINCENT, Lester, J. ; Blakely, Sokoloff, Taylor & Zafman LLP 12400 Wilshire Boulevard 7th Floor Los Angeles, CA 90025, US
Données relatives à la priorité :
10/750,25931.12.2003US
Titre (EN) USING FEEDBACK TO SELECT TRANSMITTING VOLTAGE
(FR) UTILISATION D'UN SIGNAL DE RETROACTION POUR SELECTIONNER UNE TENSION D'EMISSION
Abrégé :
(EN) In some embodiments, a chip includes transmitters to provide transmit signals to chip interfaces and voltage control circuitry to control voltages of the transmit signals. The chip further includes receivers to receive external signals from another chip. The chip also includes evaluation circuitry to determine whether the transmit signals were usable by the other chip based on an evaluation of at least one of the received external signals and to provide a usability indicating signal to the voltage control circuitry indicative of whether the transmit signals were usable by the other chip. Other embodiments are described and claimed.
(FR) Selon certains modes de réalisation, une puce comporte des émetteurs destinés à émettre des signaux vers des interfaces et des circuits de régulation de tension de puce pour réguler des tensions des signaux émis. Cette puce comporte également des récepteurs destinés à recevoir des signaux externes provenant d'une autre puce. Ladite puce comporte également des circuits d'évaluation prévus pour déterminer si les signaux émis sont utilisables par l'autre puce, à partir d'une évaluation d'au moins un des signaux externes reçus, et pour fournir un signal d'indication de caractère utilisable aux circuits de régulation de tension, lequel signal indique si les signaux émis sont utilisables par l'autre puce. D'autres modes de réalisation sont présentés dans la description et les revendications.
front page image
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)
Également publié sous:
US20050146829CN1890652CN101833531DE112004002572