Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2005066780) GESTION DE MISES A JOUR D'UNE MEMOIRE EXTERNE AUX FINS DE LA DETECTION DE DEFAILLANCES DANS DES SYSTEMES MULTIPROCESSUS REDONDANTS UTILISANT UN SUPPORT DE MEMOIRE SPECULATIVE
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2005/066780 N° de la demande internationale : PCT/US2004/043649
Date de publication : 21.07.2005 Date de dépôt international : 22.12.2004
CIB :
G06F 9/38 (2006.01) ,G06F 9/46 (2006.01) ,G11C 29/00 (2006.01) ,G06F 11/14 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
06
utilisant un programme emmagasiné, c. à. d. utilisant une unité de stockage interne de l'équipement de traitement de données pour recevoir et conserver le programme
30
Dispositions pour exécuter des instructions machine, p.ex. le décodage des instructions
38
Exécution simultanée d'instructions
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
06
utilisant un programme emmagasiné, c. à. d. utilisant une unité de stockage interne de l'équipement de traitement de données pour recevoir et conserver le programme
46
Dispositions pour la multiprogrammation
G PHYSIQUE
11
ENREGISTREMENT DE L'INFORMATION
C
MÉMOIRES STATIQUES
29
Vérification du fonctionnement correct des mémoires; Test de mémoires lors d'opération en mode de veille ou hors-ligne
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11
Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
07
Réaction à l'apparition d'un défaut, p.ex. tolérance de certains défauts
14
Détection ou correction d'erreur dans les données par redondance dans les opérations, p.ex. en utilisant différentes séquences d'opérations aboutissant au même résultat
Déposants :
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, CA 95052, US (AllExceptUS)
REINHARDT, Steven, K. [US/US]; US (UsOnly)
MUKHERJEE, Shubhendu [IN/US]; US (UsOnly)
EMER, Joel, S. [US/US]; US (UsOnly)
WEAVER, Christopher, T. [US/US]; US (UsOnly)
Inventeurs :
REINHARDT, Steven, K.; US
MUKHERJEE, Shubhendu; US
EMER, Joel, S.; US
WEAVER, Christopher, T.; US
Mandataire :
VINCENT, Lester, J.; Blakely, Sokoloff, Taylor & Zafman LLP 7th Floor 12400 Wilshire Boulevard Los Angeles, CA 90025 , US
Données relatives à la priorité :
10/750,03930.12.2003US
Titre (EN) MANAGING EXTERNAL MEMORY UPDATES FOR FAULT DETECTION IN REDUNDANT MULTITHREADING SYSTEMS USING SPECULATIVE MEMORY SUPPORT
(FR) GESTION DE MISES A JOUR D'UNE MEMOIRE EXTERNE AUX FINS DE LA DETECTION DE DEFAILLANCES DANS DES SYSTEMES MULTIPROCESSUS REDONDANTS UTILISANT UN SUPPORT DE MEMOIRE SPECULATIVE
Abrégé :
(EN) A multithreaded architecture is disclosed for managing external memory updates for fault detection in redundant multithreading systems using speculative memory support. In particular, a method provides input replication of load values on a SRT processor by using speculative memory support to isolate redundant threads form external updates. This method thus avoids the need for dedicated structures to provide input replication.
(FR) La présente invention se rapporte à une architecture multiprocessus permettant la gestion de mises à jour d'une mémoire externe aux fins de la détection de défaillances dans des systèmes multiprocessus redondants utilisant un support de mémoire spéculative. En particulier, l'invention se rapporte à un procédé permettant une réplication en entrée de valeurs de charge sur un processeur SRT au moyen d'un support de mémoire spéculative servant à isoler des fils d'exécution redondants des mises à jour externes. Ce procédé permet ainsi d'éviter le recours à des structures spécialisées pour la mise en oeuvre d'une réplication d'entrée.
front page image
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)
Également publié sous:
JP2007519101JP4531060CN1902581