WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2005017902) POMPE DE CHARGE EFFICACE EN SURFACE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2005/017902    N° de la demande internationale :    PCT/US2004/024064
Date de publication : 24.02.2005 Date de dépôt international : 27.07.2004
CIB :
G05F 1/10 (2006.01), G05F 3/02 (2006.01), G11C 5/14 (2006.01), H02M 3/07 (2006.01)
Déposants : SANDISK CORPORATION [US/US]; 140 Caspian Court, Sunnyvale, California 94089 (US) (Tous Sauf US).
CERNEA, Raul-Adrian [US/US]; (US) (US Seulement)
Inventeurs : CERNEA, Raul-Adrian; (US)
Mandataire : PARSONS, Gerald, P.; Parsons Hsue & de Runtz LLP, 595 Market Street, Suite 1900, San Francisco, CA 94105 (US)
Données relatives à la priorité :
10/636,839 07.08.2003 US
Titre (EN) AREA EFFICIENT CHARGE PUMP
(FR) POMPE DE CHARGE EFFICACE EN SURFACE
Abrégé : front page image
(EN)A first charge pump includes a collection of voltage adder stages. The first voltage adder stage receives an input voltage VCC and in response to a clock signal provides a first voltage signal alternating between 2*VCC and VCC. The Nth voltage adder stage receives an input voltage VCC and a first voltage signal from the preceding stage, and provides a second voltage signal alternating between N*VCC and VCC. The capacitors included within each adder stage are required to sustain a maximum voltage of VCC. In an alternate embodiment the first charge pump may be combined with one or more voltage doubler stages to produce even higher output voltages.
(FR)L'invention concerne une première pompe de charge comprenant un ensemble d'étapes d'additionneur de tension. La première étape d'additionneur de tension reçoit une tension d'entrée VCC et en réponse à un signal d'horloge fournit un premier signal de tension alternant entre 2*VCC et VCC. L'étape d'additionneur de tension N reçoit une tension d'entrée VCC et un premier signal de tension provenant de l'étape précédente, et fournissant un second signal de tension alternant entre N*VCC et VCC. Les condensateurs contenus dans chaque étape d'additionneur sont nécessaires en vue de soutenir une tension maximale de VCC. Dans un autre mode de réalisation, la première pompe de charge peut être combinée à une ou plusieurs étapes des doubleurs de tension afin de produire des tensions de sortie encore plus élevées.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)