Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2005017765 - ENSEMBLE DE TRAITEMENT PARALLELE

Numéro de publication WO/2005/017765
Date de publication 24.02.2005
N° de la demande internationale PCT/IB2004/051372
Date du dépôt international 03.08.2004
CIB
G06F 15/80 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15Calculateurs numériques en général; Équipement de traitement de données en général
76Architectures de calculateurs universels à programmes enregistrés
80comprenant un ensemble d'unités de traitement à commande commune, p.ex. plusieurs processeurs de données à instruction unique
CPC
G06F 15/8007
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
15Digital computers in general
76Architectures of general purpose stored program computers
80comprising an array of processing units with common control, e.g. single instruction multiple data processors
8007single instruction multiple data [SIMD] multiprocessors
G06F 9/355
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
9Arrangements for program control, e.g. control units
06using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
30Arrangements for executing machine instructions, e.g. instruction decode
34Addressing or accessing the instruction operand or the result ; ; Formation of operand address; Addressing modes
355Indexed addressing ; , i.e. using more than one address operand
Déposants
  • KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL]/[NL] (AllExceptUS)
  • GANGWAL, Om, P. [IN]/[NL] (UsOnly)
  • ABBO, Anteneh, A. [NL]/[NL] (UsOnly)
  • KLEIHORST, Richard, P. [NL]/[BE] (UsOnly)
Inventeurs
  • GANGWAL, Om, P.
  • ABBO, Anteneh, A.
  • KLEIHORST, Richard, P.
Mandataires
  • ELEVELD, Koop, J.
Données relatives à la priorité
03102550.515.08.2003EP
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) PARALLEL PROCESSING ARRAY
(FR) ENSEMBLE DE TRAITEMENT PARALLELE
Abrégé
(EN)
A processing element (1) forming part of a parallel processing array such as SIMD comprises an arithmetic logic unit (ALU) (3), a multiplexer (MUX) (5), an accumulator (ACCU) (7) and a flag register (FLAG) (9). The ALU is configured to operate on a common instruction received by all processing elements in the processing array. The processing element (1) further comprises a storage element (SE) (11), which supports the processing of local customized (i.e. data dependent) processing in the processing element (1), such as look­up table operations and the storing local coefficient data.
(FR)
Un élément de traitement (1) faisant partie d'un ensemble de traitement parallèle du type SIMD comporte une unité logique arithmétique (ALU) (3), un multiplexeur (MUX) (5), un accumulateur (ACCU) (7) et un registre à drapeaux (FLAG) (9). L'unité logique arithmétique (ALU) est configurée pour fonctionner sur la base d'une instruction commune reçue par tous les éléments de traitement de l'ensemble de traitement. L'élément de traitement (1) comprend également un élément de stockage (SE) (11), lequel prend en charge le traitement personnalisé local (c'est-à-dire dépendant des données) dans l'élément de traitement (1), par exemple les opérations des tables de recherche et le stockage des données de coefficient locales.
Également publié en tant que
US2006253516
Dernières données bibliographiques dont dispose le Bureau international