WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2005013599) VERIFICATEUR DE SCHEMA DE DONNEES DE TYPE ALEATOIRE A SYNCHRONISATION AUTOMATIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2005/013599    N° de la demande internationale :    PCT/US2004/024496
Date de publication : 10.02.2005 Date de dépôt international : 29.07.2004
CIB :
H04L 7/04 (2006.01)
Déposants : CROSSROADS SYSTEMS, INC. [US/US]; 8300 North MoPac Expressway, Austin, TX 78759 (US) (Tous Sauf US).
VILA, Diego, F. [AR/US]; (US) (US Seulement).
MATEUS, Marcus, S. [US/US]; (US) (US Seulement)
Inventeurs : VILA, Diego, F.; (US).
MATEUS, Marcus, S.; (US)
Mandataire : SPRINKLE, Steven, R.; Sprinkle IP Law Group, 1301 W. 25th Street, Suite 408, Austin, TX 78705 (US)
Données relatives à la priorité :
10/631,173 31.07.2003 US
Titre (EN) PSEUDORANDOM DATA PATTERN VERIFIER WITH AUTOMATIC SYNCHRONIZATION
(FR) VERIFICATEUR DE SCHEMA DE DONNEES DE TYPE ALEATOIRE A SYNCHRONISATION AUTOMATIQUE
Abrégé : front page image
(EN)Systems and methods for synchronizing digital communications links (Fig 2B), wherein one embodiment implemented in a receiver of a communications link comprises a shift register coupled to a transmission medium to receive synchronization data and a feedback circuit coupled to the shift register, wherein one or more cells of the shift register are configured to alternatively accept as input either a bit from a preceding cell or a received bit of synchronization data. The first occurs prior to synchronization, while the second occurs after synchronization. A counter is used to assert a signal indicating that the transmitter and receiver are synchronized.
(FR)L'invention concerne des systèmes et des procédés pour la synchronisation de liaisons de communications numériques. Selon une variante, on décrit un récepteur de liaison de communications qui comprend un registre à décalage couplé à un milieu de transmission, pour la réception de données de synchronisation, et un circuit de rétroaction couplé au registre. Une ou plusieurs cellules du registre sont capables d'accepter alternativement comme entrée un bit d'une cellule précédente ou un bit reçu de données de synchronisation. Le premier bit intervient avant la synchronisation, et le second bit intervient après la synchronisation. Un compteur est utilisé pour la détermination d'un signal indiquant la synchronisation de l'émetteur et du récepteur.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)