WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2005013121) INTERRUPTIONS INTERPROCESSEURS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2005/013121    N° de la demande internationale :    PCT/US2004/023570
Date de publication : 10.02.2005 Date de dépôt international : 21.07.2004
CIB :
G06F 9/46 (2006.01), G06F 9/48 (2006.01), G06F 15/167 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard, Santa Clara, CA 95052 (US) (Tous Sauf US)
Inventeurs : HAMMARLUND, Per; (US).
CROSSLAND, James; (US).
KAUSHIK, Shivnandan; (US).
AGGARWAL, Anil; (US)
Mandataire : VINCENT, Lester, J.; Blakely, Sokoloff, Tayor & Zafman, 7th floor, 12400 Wilshire Boulevard, Los Angeles, CA 90025 (US)
Données relatives à la priorité :
10/631,522 31.07.2003 US
Titre (EN) INTER-PROCESSSOR INTERRUPTS
(FR) INTERRUPTIONS INTERPROCESSEURS
Abrégé : front page image
(EN)According to an embodiment of the invention, a method and apparatus for inter-processor interrupts in a multi-processor system are described. An embodiment comprises writing an inter-processor interrupt request to a first memory location; monitoring the first memory location; detecting the inter-processor interrupt request in the first memory location; calling a function for the inter-processor interrupt request; and performing the function for the inter-processor interrupt request.
(FR)L'invention concerne un procédé et un dispositif mettant en oeuvre des interruptions interprocesseurs dans un système comportant de multiples processeurs. Un mode de réalisation comporte les étapes consistant à : écrire une demande d'interruption interprocesseurs dans un premier emplacement de mémoire ; surveiller le premier emplacement de mémoire ; détecter la demande d'interruption interprocesseurs au premier emplacement de mémoire ; appeler une fonction répondant à la demande d'interruption interprocesseurs ; et mettre en oeuvre ladite fonction.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)