WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2005010900) INDUCTEURS ET TRANSFORMATEURS DANS DES CIRCUITS INTEGRES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2005/010900    N° de la demande internationale :    PCT/US2004/023394
Date de publication : 03.02.2005 Date de dépôt international : 19.07.2004
CIB :
H01F 17/00 (2006.01), H01F 19/08 (2006.01), H01L 27/08 (2006.01)
Déposants : ZHANG, Minghao (Mary) [US/US]; (US).
TUNG, John, C. [US/US]; (US)
Inventeurs : ZHANG, Minghao (Mary); (US).
TUNG, John, C.; (US)
Mandataire : ZHENG, Joe; Silicon Valley Patent Agency, 7394 Wildflower Way, Cupertino, CA 95014 (US)
Données relatives à la priorité :
10/624,298 22.07.2003 US
Titre (EN) INDUCTORS AND TRANSFORMERS IN INTEGRATED CIRCUITS
(FR) INDUCTEURS ET TRANSFORMATEURS DANS DES CIRCUITS INTEGRES
Abrégé : front page image
(EN)Techniques for integrating multiple transformers are disclosed. Although they can be used in other areas, the techniques are particularly suitable in integrated circuits that are demanded to be of small in size. Several winding configurations of transformers are described and all are designed to not occupy multiple individual silicon spaces that would otherwise be occupied by the multiple transformers. Further, without the multiple individual silicon spaces for the transformers, the parasitic effects that would be otherwise introduced by the transformers in the multiple individual silicon spaces will be minimized. As a result, an integrated circuit chip employing transformers implemented in accordance with one of the techniques can accommodate much higher signal frequency, and have smaller size, thus the cost of the integrated circuit chip can be substantially reduced.
(FR)L'invention concerne des techniques d'intégration de transformateurs multiples. Bien qu'elles puissent être utilisées dans d'autres domaines, les techniques sont particulièrement adaptées aux circuits intégrés dont il est requis qu'ils aient une petite taille. Plusieurs configurations d'enroulements de transformateurs sont décrites et sont toutes conçues pour ne pas occuper de multiples espaces de silicium individuels qui autrement seraient occupés par les transformateurs multiples. De plus, sans les espaces de silicium individuels multiples pour les transformateurs, les effets parasites qui seraient autrement introduits par les transformateurs dans les espaces ce silicium individuels multiples s'en trouvent réduits au minimum. Ainsi, une puce de circuit intégré utilisant des transformateurs mis en oeuvre selon l'une des techniques peut accepter des fréquences de signal beaucoup plus hautes et avoir une taille plus réduite, de ce fait le coût de la puce de circuit intégré peut être sensiblement réduit.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)