WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2004063934) SYSTEME ET PROCEDE D'INTERCONNEXION ECHELONNABLE DE NOEUDS DE PROCESSEUR ADAPTATIFS POUR SYSTEMES INFORMATIQUES EN GRAPPES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2004/063934 N° de la demande internationale : PCT/US2003/031951
Date de publication : 29.07.2004 Date de dépôt international : 08.10.2003
Demande présentée en vertu du Chapitre 2 : 29.07.2004
CIB :
G06F 15/00 (2006.01)
Déposants : SRC COMPUTERS, INC.[US/US]; 4240 North Nevada Avenue Colorado Springs, CO 80907, US
Inventeurs : HUPPENTHAL, Jon, M.; US
Mandataire : BURTON, Carol, W. ; Hogan & Hartson LLP 1200 17th Street Suite 1500 Denver, CO 80202, US
Données relatives à la priorité :
10/340,40010.01.2003US
Titre (EN) SYSTEM AND METHOD FOR SCALABLE INTERCONNECTION OF ADAPTIVE PROCESSOR NODES FOR CLUSTERED COMPUTER SYSTEMS
(FR) SYSTEME ET PROCEDE D'INTERCONNEXION ECHELONNABLE DE NOEUDS DE PROCESSEUR ADAPTATIFS POUR SYSTEMES INFORMATIQUES EN GRAPPES
Abrégé :
(EN) An adaptive, or reconfigurable, processor-based clustered computing system and methods utilizing a scalable interconnection of adaptive processor nodes at least first and second processing nodes, and a cluster interconnect coupling the first and second processing nodes wherein at least the first node comprises an adaptable, or reconfigurable, processing element. In particular implementations, the second processing node of clustered computer may comprise a microprocessor, a reconfigurable processing element or a shared memory block and the cluster interconnect may be furnished as an Ethernet, Myrinet, cross bar switch or the like.
(FR) L'invention concerne un système informatique en grappes, basé sur un processeur, adaptatif ou reconfigurable et des procédés d'utilisation d'une interconnexion échelonnable de noeuds de processeur adaptatifs. Ledit système comprend au moins un premier et un second noeuds de traitement, et une interconnexion de grappes couplant les premier et second noeuds de traitement, le premier noeud comprenant un élément de traitement adaptable ou reconfigurable. Dans des implémentations particulières, le second noeud de traitement d'ordinateur de grappes peut comporter un microprocesseur, un élément de traitement reconfigurable ou un bloc de mémoire partagé. L'interconnexion en grappes peut être fournie sous forme de commutateur crossbar, d'Ethernet, de Myrinet ou similaire.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)