WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2004063804) STRUCTURE DE PIXELS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2004/063804    N° de la demande internationale :    PCT/CN2003/000010
Date de publication : 29.07.2004 Date de dépôt international : 08.01.2003
CIB :
G02F 1/136 (2006.01), H01L 29/00 (2006.01)
Déposants : QUANTA DISPLAY INC. [CN/CN]; No.189, Hua Ya 2nd Rd., Kuei Shan Hsiang, Tao Yuan Shien, Taiwan 333 (CN).
QUANTA DISPLAY JAPAN INC. [JP/JP]; Uchihiranomachi 3-2-12, Chuou-Ku, Osaka 540-0037 (JP)
Inventeurs : LU, An Hsu; (CN)
Mandataire : NTD PATENT & TRADEMARK AGENCY LTD. BEIJING OFFICE; 10th Floor, Block A, Investment Plaza, 27 Jinrongdajie, Beijing 100032 (CN)
Données relatives à la priorité :
Titre (EN) PIXEL STRUCTURE
(FR) STRUCTURE DE PIXELS
Abrégé : front page image
(EN)This invention relates to a pixel structured on s substrate, comprising: a scanning wire arranged at a substrate, gating dielectric layer arranged at the substrate and covering the scanning wire; a date wire arranged over the gate dielectric layer, and extending in direction different from extension direction of the scanning wire; a protective layer disposed over the gating dielectric layer and covering the date wire; a transparent pixel electrode arranged over the protective layer; and a dual-drain thin film transistor (TFT) disposed over the substrate, wherein dual-drain TFT has a gate, a channel layer, a source and two drains, the source being electrically connecting to the date wire, two drains being electrically connecting to the transparent pixel respectively, and the gate being electrically connecting to the scanning wire.
(FR)L'invention concerne une structure de pixels sur un substrat. Ladite structure comprend un fil de balayage disposé au niveau d'un substrat, une couche diélectrique de grille disposée au niveau du substrat et recouvrant ledit fil de balayage, un fil de données placé sur la couche diélectrique de grille et s'étendant dans une direction différente de la direction d'extension du fil de balayage, une couche de protection placée sur la couche diélectrique de grille et recouvrant le fil de données, une électrode de pixels transparente placée sur la couche de protection, et un transistor en couches minces à drain dual disposé sur le substrat. Ledit transistor présente une grille, une couche de canal, une source et deux drains, la source étant connectée électriquement au fil de données, deux drains étant électriquement connectés au pixel transparent et la grille étant électriquement connectée au fil de balayage.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)