WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2004059471) CO-PROCESSEUR ESCLAVE QDR2 COMPLIANT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2004/059471    N° de la demande internationale :    PCT/US2003/040237
Date de publication : 15.07.2004 Date de dépôt international : 17.12.2003
CIB :
G06F 1/10 (2006.01), G06F 1/12 (2006.01), G06F 9/38 (2006.01)
Déposants : MOSAID TECHNOLOGIES, INC. [CA/CA]; 11 Hines Road, Kanata, Ontario K2K 2X1 (CA) (Tous Sauf US).
ROTH, Alan [US/US]; (US) (US Seulement).
BECCA, Oswald [US/US]; (US) (US Seulement).
OVALLE, Pedro [US/US]; (US) (US Seulement)
Inventeurs : ROTH, Alan; (US).
BECCA, Oswald; (US).
OVALLE, Pedro; (US)
Mandataire : SMITH, James, M.; Hamilton, Brook, Smith & Reynolds, P.C., 530 Virginia Road, P.O. Box 9133, Concord, MA 01742-9133 (US)
Données relatives à la priorité :
60/434,841 19.12.2002 US
10/352,372 27.01.2003 US
Titre (EN) CLOCK SKEW COMPENSATION APPARATUS AND METHOD
(FR) CO-PROCESSEUR ESCLAVE QDR2 COMPLIANT
Abrégé : front page image
(EN)A synchronization circuit for re-synchronizing data from an input clock to an output clock is presented. The first transparent latch receives data synchronized to an input clock. A second transparent latch receives data from the first transparent latch and outputs data dependent on a delayed output clock which is the output clock delayed by an insertion delay. An output latch receives data from the second transparent latch and synchronizes data to the output clock.
(FR)L'invention concerne un circuit de synchronisation permettant de re-synchroniser les données d'une horloge d'entrée sur une horloge de sortie. Un premier verrou transparent reçoit des données synchronisées sur une horloge d'entrée. Un second verrou transparent reçoit des données provenant du premier verrou transparent dépendent d'une horloge de sortie correspondant à une horloge de sortie retardée d'un délai d'insertion. Un verrou de sortie reçoit des données provenant du second verrou transparent et synchronise les données sur une horloge de sortie.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)