WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003090355) CIRCUIT INTEGRE A MODIFICATION DU SIGNAL D'HORLOGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/090355    N° de la demande internationale :    PCT/IB2003/001268
Date de publication : 30.10.2003 Date de dépôt international : 01.04.2003
CIB :
H03K 5/156 (2006.01)
Déposants : KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL) (Tous Sauf US).
RAO, Kiran, B., R. [IN/NL]; (NL) (US Seulement).
GARG, Manish [IN/NL]; (NL) (US Seulement).
VEENDRICK, Hendricus, J., M. [NL/NL]; (NL) (US Seulement)
Inventeurs : RAO, Kiran, B., R.; (NL).
GARG, Manish; (NL).
VEENDRICK, Hendricus, J., M.; (NL)
Mandataire : DUIJVESTIJN, Adrianus, J.; Philips Intellectual Property & Standards, Prof. Holstlaan 6, NL-5656 AA Eindhoven (NL)
Données relatives à la priorité :
02076557.4 22.04.2002 EP
Titre (EN) INTEGRATED CIRCUIT WITH CLOCK SIGNAL DUTY CYCLE CONTROL
(FR) CIRCUIT INTEGRE A MODIFICATION DU SIGNAL D'HORLOGE
Abrégé : front page image
(EN)An integrated circuit (100) has a clock signal distribution network (140) for distributing a parent clock pulse signal that is provided through a conductor (102). At the inputs, the clock distribution network (140) is coupled to a clock signal modifying circuit (120) and on the outputs the clock distribution network (140) is coupled to a reference generating circuit (160). The reference generating circuit (160) is arranged to provide the clock signal modifying circuit (120) with a direct current voltage that is proportional to the duty cycle of the clock pulse signal that is distributed through the clock distribution network (140). The clock signal modifying circuit (120) is arranged to alter the duty cycle of the incoming parent clock pulse signal responsive to the direct current voltage. The arrangement implements a feedback mechanism for reducing deviations from a 50% duty cycle of a clock pulse signal distributed through the clock distribution network (140).
(FR)Circuit intégré (100) qui possède un réseau de distribution (140) de signal d'horloge destiné à distribuer un signal d'impulsions d'horloge parent acheminé par un conducteur (102). Au niveau des entrées, le réseau de distribution (140) de signal d'horloge est connecté à un circuit de modification (120) de signal d'horloge et au niveau des sorties, le réseau de distribution (140) de signal d'horloge est connecté à un circuit générateur de références (160). Ledit circuit générateur de références (160) est conçu pour fournir au circuit de modification (120) de signal d'horloge une tension de courant continu qui est proportionnelle au rapport cyclique du signal d'impulsions d'horloge distribué par le réseau de distribution (140) de signal d'horloge. Le circuit de modification (120) du signal d'horloge est conçu pour modifier le rapport cyclique du signal d'impulsions d'horloge parent entrant en réponse à la tension du courant continu. Cette configuration met en oeuvre un mécanisme de rétroaction pour réduire les écarts par rapport à un rapport cyclique de 50 % du signal d'impulsions d'horloge distribué par le réseau de distribution (140) de signal d'horloge.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)