WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003090017) MOTEUR DE RETRANSMISSION DE DONNEES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/090017    N° de la demande internationale :    PCT/US2003/011616
Date de publication : 30.10.2003 Date de dépôt international : 14.04.2003
Demande présentée en vertu du Chapitre 2 :    13.11.2003    
CIB :
G06F 13/18 (2006.01)
Déposants : BAY MICROSYSTEMS, INC. [US/US]; 2700 Augustine Drive, Suite 298, Santa Clara, CA 95054-2911 (US) (Tous Sauf US).
YANG, Eric, K. [US/US]; (US) (US Seulement).
TSONG, Jun-Wen [US/US]; (US) (US Seulement)
Inventeurs : YANG, Eric, K.; (US).
TSONG, Jun-Wen; (US)
Mandataire : YIM, Peter, J.; Morrison & Foerster LLP, 425 Market Street, San Francisco, CA 94105-2482 (US)
Données relatives à la priorité :
60/372,746 14.04.2002 US
60/382,268 20.05.2002 US
Titre (EN) DATA FORWARDING ENGINE
(FR) MOTEUR DE RETRANSMISSION DE DONNEES
Abrégé : front page image
(EN)A distributed multi-processor out-of-order system (Fig. 4) includes multiple processors, an arbiter, a data dispatcher, a memory controller (142), a storage unit, multiple memory access requests issued by the multiple processors, and multiple data units that provide the results of the multiple memory access requests. Each of the multiple memory access requests includes a tag (154) that identifies the priority of the processor that issued the memory access request, a processor identification number (Fig. 4 Ref T0)that identifies the processor that issued the request, and a processor access sequence number (Ref. TO) that identifies the order that the particular one of the processors issued the request. Each of the data units also includes a tag that specifies the processor identification number, the processor access sequence number, and a data sequence number that identifies the order of the data units satisfying the corresponding one of the memory requests.
(FR)La présente invention a trait à un système pour multiprocesseurs répartis en déclassement comportant une pluralité de processeurs, un arbitre, un répartiteur de données, un contrôleur de mémoire, une unité de stockage, une pluralité de requêtes d'accès à la mémoire émises par la pluralité de processeurs, et une pluralité d'unités de données qui fournissent les résultats de la pluralité de requêtes d'accès mémoire. Chacune de la pluralité de requêtes d'accès à la mémoire comporte une étiquette qui identifie la priorité du processeur ayant émis la requête d'accès à la mémoire, un numéro d'identification de processeur qui identifie le processeur ayant émis la requête, et un numéro de séquence d'accès de processeur qui identifie l'ordre dans lequel un processeur particulier parmi les processeurs a émis la requête. Chacune des unités de données comprend également une étiquette qui indique le numéro d'identification du processeur, le numéro de séquence d'accès du processeur, et un numéro de séquence de données qui identifie l'ordre des unités de données répondant favorablement à une requête correspondante parmi les requêtes de mémoire. Grâce aux étiquettes, un arbitre réparti et un répartiteur de données peuvent exécuter les requêtes de déclassement, gérer les requêtes de mémoire simultanées, classer en ordre les requêtes de mémoire en fonction, par exemple, de la priorité, renvoyer les unités de données au processeur l'ayant demandée, et regrouper les unités de données.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)