WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003088480) DISPOSITIF D'ADAPTATION D'IMPEDANCE A LARGE BANDE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/088480    N° de la demande internationale :    PCT/US2003/010449
Date de publication : 23.10.2003 Date de dépôt international : 02.04.2003
CIB :
H01P 5/02 (2006.01)
Déposants : FREESCALE SEMICONDUCTOR, INC. [US/US]; 6501 William Cannon Drive West, Austin, TX 78735 (US)
Inventeurs : ESTES, John, C.; (US).
ZHAO, Lei; (US).
PAVIO, Anthony, M.; (US).
THOMPSON, William, J.; (US)
Mandataire : KING, Robert, L.; Freescale Semiconductor, Inc., 7700 West Parmer Lane, MD: TX32/PL02, Austin, TX 78729-8084 (US)
Données relatives à la priorité :
10/120,170 10.04.2002 US
Titre (EN) BROAD BAND IMPEDANCE MATCHING DEVICE
(FR) DISPOSITIF D'ADAPTATION D'IMPEDANCE A LARGE BANDE
Abrégé : front page image
(EN)A stripline integrated circuit (5) apparatus comprising a first ground plane (14), a stripline section (12) positioned on the first ground plane, the stripline section including N stripline regions where N is a whole number greater than or equal to one, wherein each stripline region includes a stripline (18) sandwiched therebetween a first dielectric layer (16) with a thickness (26) and a second dielectric layer (22) with a thickness (28) where each adjacent stripline is connected in parallel, wherein each adjacent stripline region is separated by a ground plane (14), a second ground plane (22) positioned on the stripline region, and wherein the plurality of stripline sections (12,30,50) are formed and electrically connected in series. The distances between the striplines and the ground planes are adjusted to vary the input and output impedance.
(FR)La présente invention concerne un appareil à circuit intégré à lignes ruban (5) comportant un premier plan de masse (14), une section de lignes ruban (12) positionnée sur le premier plan de masse, ladite section de lignes ruban comprenant N régions à ligne ruban, où N est un nombre entier supérieur ou égal à 1, chaque région à ligne ruban comportant une ligne ruban (18) prise en sandwich entre une première couche diélectrique (16) présentant une certaine épaisseur (26) et une seconde couche diélectrique (22) présentant une autre épaisseur (28), toutes les lignes ruban adjacentes étant connectées en parallèle. Chaque région à ligne ruban est séparée d'une région adjacente par un plan de masse (14), un second plan de masse (22) étant positionné sur la région à ligne ruban, et la pluralité des sections de lignes ruban (12, 30, 50) sont formées et connectées électriquement en série. Les distances entre les lignes ruban et les plans de masse sont réglées de manière à faire varier l'impédance d'entrée et de sortie.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)