WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003085841) APPAREIL DE DECODAGE ITERATIF DE CORRECTION D'ERREURS SANS VOIE DE RETOUR A DECISION FERME
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/085841    N° de la demande internationale :    PCT/US2003/009476
Date de publication : 16.10.2003 Date de dépôt international : 27.03.2003
Demande présentée en vertu du Chapitre 2 :    24.10.2003    
CIB :
H03M 13/15 (2006.01), H03M 13/37 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard, Santa Clara, CA 95052 (US)
Inventeurs : KAUSCHKE, Michael; (DE).
POPPINGA, Carsten; (DE)
Mandataire : MALLIE, Michael, J.; Blakely, Sokoloff, Taylor & Zafman, 12400 Wilshire Boulevard, 7th Floor, Los Angeles, CA 90025 (US)
Données relatives à la priorité :
10/113,488 01.04.2002 US
Titre (EN) APPARATUS FOR ITERATIVE HARD-INPUT FORWARD ERROR CORRECTION DECODING
(FR) APPAREIL DE DECODAGE ITERATIF DE CORRECTION D'ERREURS SANS VOIE DE RETOUR A DECISION FERME
Abrégé : front page image
(EN)An apparatus for iterative hard-decision forward error correction decoding is described. A method comprises a binary receiver to convert an optical signal to an electrical signal, the electrical signal having a set of information symbols and a set of redundancy symbols, the set of redundancy symbols generated by different forward error correction (FEC) encoding schemes, and a first of a plurality of decoders coupled with the binary receiver and the plurality of decoders coupled together, each of the plurality of decoders to decode the set of information symbols with the set of redundancy symbols in accordance with the different FEC encoding schemes.
(FR)L'invention concerne un appareil de décodage itératif de correction d'erreurs sans voie de retour à décision ferme. L'invention concerne également un procédé comprenant : un récepteur binaire destiné à convertir un signal optique en signal électrique, ledit signal électrique contenant un ensemble de symboles d'informations et un ensemble de symboles de redondance, l'ensemble de symboles de redondance étant créé par les différents schémas de codage de correction d'erreurs sans voie de retour; et un premier décodeur issu d'une pluralité de décodeurs couplés audit récepteur binaire et à ladite pluralité de décodeurs couplés entre eux, chaque décodeur étant destiné à décoder l'ensemble de symboles d'informations et l'ensemble de symboles de redondance, conformément aux différents schémas de codage de correction d'erreurs sans voie de retour.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)