WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003085831) PROCEDE ET APPAREIL D'INTERPOLATION PRECISE DE SIGNAUX
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/085831    N° de la demande internationale :    PCT/US2003/008757
Date de publication : 16.10.2003 Date de dépôt international : 20.03.2003
Demande présentée en vertu du Chapitre 2 :    22.08.2003    
CIB :
G01R 31/319 (2006.01), G06F 11/267 (2006.01), H03K 5/00 (2006.01), H03K 5/13 (2006.01)
Déposants : INTEL CORPORATION (A DELAWARE CORPORATION) [US/US]; 2200 Mission College Boulevard, Santa Clara, CA 95052 (US)
Inventeurs : WANG, Yanbin; (US).
MULJONO, Harry; (US)
Mandataire : MALLIE, Michael, J.; Blakely, Sokoloff, Taylor & Zafman, 7th Floor, 12400 Wilshire Boulevard, Los Angeles, CA 90025 (US)
Données relatives à la priorité :
10/112,638 29.03.2002 US
Titre (EN) A METHOD AND APPARATUS FOR PRECISE SIGNAL INTERPOLATION
(FR) PROCEDE ET APPAREIL D'INTERPOLATION PRECISE DE SIGNAUX
Abrégé : front page image
(EN)An approach for precise signal interpolation. For one aspect, each of the linear resistive elements in a first array of selectable linear resistive elements receives a first input signal. Each of the linear resistive elements is coupled to provide an output signal on a first output signal line. A variable bandwidth-compensating circuit is coupled to the first output signal line to compensate the bandwith of the output signal.
(FR)L'invention concerne un procédé d'interpolation précise de signaux. Dans un premier aspect, chacun des éléments résistifs linéaires dans un premier réseau d'éléments résistifs linéaires sélectionnables reçoit un premier signal d'entrée. Chacun des éléments résistifs linéaires est couplé pour émettre un signal de sortie sur une première ligne de signaux de sortie. Un circuit de compensation de bande passante variable est couplé à la première ligne de signaux de sortie pour compenser la bande passante du signal de sortie.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)