WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003067806) PROCEDE ET CIRCUIT DE SYNCHRONISATION DE TRAME DE DONNEES DE TRANSMISSION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/067806    N° de la demande internationale :    PCT/JP2003/000983
Date de publication : 14.08.2003 Date de dépôt international : 31.01.2003
Demande présentée en vertu du Chapitre 2 :    31.01.2003    
CIB :
H04J 3/06 (2006.01)
Déposants : NEC CORPORATION [JP/JP]; 7-1, Shiba 5-chome, Minato-ku, Tokyo 108-8001 (JP) (Tous Sauf US).
TSUZUKI, Kenji [JP/JP]; (JP) (US Seulement)
Inventeurs : TSUZUKI, Kenji; (JP)
Mandataire : KANEDA, Nobuyuki; 8th Floor, 16th Kowa Bldg., 9-20, Akasaka 1-chome, Minato-ku, Tokyo 107-0052 (JP)
Données relatives à la priorité :
2002-027874 05.02.2002 JP
Titre (EN) TRANSMISSION DATA FRAME SYNCHRONIZATION METHOD AND TRANSMISSION DATA FRAME SYNCHRONIZATION CIRCUIT
(FR) PROCEDE ET CIRCUIT DE SYNCHRONISATION DE TRAME DE DONNEES DE TRANSMISSION
Abrégé : front page image
(EN)A transmission data frame synchronization circuit includes a SYNC detection unit for holding the position of the synchronous bit SYNC for each frame, a backward protection stage count processing unit for counting the number of frames in which a synchronous bit is detected during a non-synchronization period and outputting a synchronization confirmation pulse when a predetermined value is reached, and a forward protection stage count processing unit for counting the number of frames in which the position of a synchronous bit during a synchronization period does not match with the position in a frame preceding by one and outputting a non-synchronization confirmation pulse when a predetermined value is reached. Furthermore, the forward protection stage count processing unit clears the counting value when the position of the synchronous bit matches with the position in a frame preceding by one after a pseudo-synchronization state has occurred during synchronization.
(FR)L'invention concerne un circuit de synchronisation de trame de données de transmission qui comporte une unité de détection de synchronisation qui retient la position du bit synchrone de synchronisation pour chaque trame, une unité de traitement du comptage des stades de protection arrière qui compte le nombre de trames dans lesquelles un bit synchrone est détecté pendant une période de non-synchronisation et qui produit une impulsion de confirmation de synchronisation lorsqu'une valeur prédéterminée est atteinte, et une unité de traitement du comptage des stades de protection avant qui compte le nombre de trames dans lesquelles la position d'un bit synchrone, pendant une période de synchronisation, ne concorde pas avec celle d'une trame qui la précède et qui produit une impulsion de confirmation de non-synchronisation lorsqu'une valeur prédéterminée est atteinte. En outre, l'unité de traitement du comptage des stades de protection avant efface la valeur de comptage lorsque la position du bit synchrone concorde avec la position dans une trame qui précède par suite de la survenue, pendant la synchronisation, d'un état de pseudo-synchronisation.
États désignés : CA, CN, KR, NO, SG, US.
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, SE, SI, SK, TR).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)