WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003065234) INTERFAÇAGE DE PROCESSEUR A TEMPS SYSTEME FAIBLE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/065234    N° de la demande internationale :    PCT/EP2001/015347
Date de publication : 07.08.2003 Date de dépôt international : 27.12.2001
Demande présentée en vertu du Chapitre 2 :    24.07.2003    
CIB :
G06F 13/28 (2006.01)
Déposants : NOKIA CORPORATION [FI/FI]; Keilalahdentie 4, FIN-02150 Espoo (FI) (Tous Sauf US).
BEALE, John [GB/GB]; (GB) (US Seulement)
Inventeurs : BEALE, John; (GB)
Mandataire : UNGERER, Olaf; Eisenführ, Speiser & Partner, Arnulfstr. 25, 80335 Munich (DE)
Données relatives à la priorité :
Titre (EN) LOW-OVERHEAD PROCESSOR INTERFACING
(FR) INTERFAÇAGE DE PROCESSEUR A TEMPS SYSTEME FAIBLE
Abrégé : front page image
(EN)The present invention relates to a method and system for performing a data trans-fer between a shared memory (16) of a processor device (10) and a circuitry (20) connected to the processor device (10), wherein the data transfer is performed by triggering a DMA transfer of the data to the processor device, adding the DMA transfer to a transaction log, and providing the transaction log to the processor device, when the transaction log has reached a predetermined depth limit. The processor device is then informed of the DMA transfer of the transaction log, so as to be able to validate the transferred data. Thereby, significant background data movement can be provided without introducing high core overheads at the proces-sor device (10).
(FR)L'invention concerne un procédé et un système pour l'exécution d'un transfert de données entre une mémoire partagée (16) d'un processeur (10) et des circuits (20) connectés au processeur (10). Ledit transfert de données consiste à déclencher le transfert DMA (accès direct en mémoire) des données vers le processeur, à ajouter le transfert DMA à un journal des transactions, et à fournir ledit journal de transactions au processeur lorsque ledit journal à atteint une limite de profondeur prédéterminée. Ledit processeur est ensuite informé du transfert DMA du journal de transactions, de sorte qu'il puisse valider les données transférées. Ainsi, le mouvement des données de base pertinentes peut être assuré sans l'introduction de temps système centraux élevés au niveau du processeur (10).
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)