WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003017483) DEPHASEUR EN QUADRATURE ACCORDABLE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/017483    N° de la demande internationale :    PCT/IB2002/002917
Date de publication : 27.02.2003 Date de dépôt international : 09.07.2002
CIB :
H03H 11/22 (2006.01)
Déposants : KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL)
Inventeurs : SANDULEANU, Mihai, A., T.; (NL)
Mandataire : DUIJVESTIJN, Adrianus, J.; Internationaal Octrooibureau B.V., Prof. Holstlaan 6, NL-5656 AA Eindhoven (NL)
Données relatives à la priorité :
01203122.5 16.08.2001 EP
Titre (EN) TUNABLE QUADRATURE PHASE SHIFTER
(FR) DEPHASEUR EN QUADRATURE ACCORDABLE
Abrégé : front page image
(EN)The present invention relates to a tunable quadrature phase shifter comprising an input (IN) for inputting an input signal (vin), splitting means (10) for splitting the input signal into two essentially orthogonal first and second signals (i1, i2), adding means (6) for adding said first and second signals (i1, i2), subtracting means (7) for subtracting said first and second signals (i1, i2), a first output (OUT+) for outputting a first output signal (vo1) based on the output signal from said adding means (6), and a second output (OUT-) for outputting a second output signal (vo2) based on the output signal from said subtracting means (7), wherein that said splitting means (10) is provided as an all-pass.
(FR)La présente invention concerne un déphaseur en quadrature accordable comprenant une entrée (IN) permettant d'entrer un signal d'entrée (vin), un moyen de division (10) permettant de diviser le signal d'entrée en deux premier et second signaux sensiblement orthogonaux (i1, i2), un moyen additionneur (6) permettant d'ajouter lesdits premier et second signaux (i1, i2), un moyen de soustraction (7) permettant d'ajouter lesdits premier et second signaux (i1, i2), une première sortie (OUT+) permettant de sortir un premier signal de sortie (vo1) en fonction du signal de sortie provenant dudit moyen additionneur (6), et une seconde sortie (OUT-) permettant de sortir un second signal de sortie (vo2) en fonction du signal de sortie provenant dudit moyen de soustraction (7), ledit moyen de division (10) étant du type passe-tout.
États désignés : CN, JP.
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, SK, TR).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)