WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2003015286) DECODAGE DE VITERBI TURBO DE CANAUX DANS DES PROCESSEURS DE SIGNAUX NUMERIQUES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2003/015286    N° de la demande internationale :    PCT/US2002/024703
Date de publication : 20.02.2003 Date de dépôt international : 06.08.2002
Demande présentée en vertu du Chapitre 2 :    19.02.2003    
CIB :
H03M 13/41 (2006.01)
Déposants : ANALOG DEVICES, INC. [US/US]; One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106 (US)
Inventeurs : PLANTE, Stephen, J.; (US).
GREENFIELD, Zvi; (IL)
Mandataire : MCCLELLAN, William, R.; Wolf, Greenfield & Sacks, P.C., 600 Atlantic Avenue, Boston, MA 02210 (US)
Données relatives à la priorité :
09/923,225 06.08.2001 US
Titre (EN) HIGH PERFORMANCE TURBO AND VIRTERBI CHANNEL DECODING IN DIGITAL SIGNAL PROCESSORS
(FR) DECODAGE DE VITERBI TURBO DE CANAUX DANS DES PROCESSEURS DE SIGNAUX NUMERIQUES
Abrégé : front page image
(EN)A digital signal processor (110) performs turbo and Virterbi channel decoding in wireless systems. The computation blocks (112, 114) of the digital signal processor (110) are provided with an accelerator for executing instructions associated with trellis computations. An ACS instruction performs trellis computations of alpha and beta metrics. Multiple butterfly calculations can be performed in response to a single instruction. A TMAX instruction is used to calculate the log likelihood ratio of the trellis.
(FR)L'invention concerne un processeur de signaux numériques (110) conçu pour exécuter le décodage de Viterbi turbo de canaux dans des systèmes sans fil. Les blocs de calcul (112, 114) du processeur de signaux numériques (110) sont pourvus d'un accélérateur qui permet d'exécuter les instructions associées aux calculs en treillis. Une instruction ACS exécute les calculs en trellis des métriques alpha et bêta. Plusieurs calculs papillons peuvent être réalisés en réaction à une seule instruction. Une instruction TMAX est utilisée pour calculer le logarithme du rapport de vraisemblance du treillis.
États désignés : CN, JP.
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, SK, TR).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)