Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2003003379 - MEMOIRE NON VOLATILE ET PROCEDE D'ESSAI ACCELERE POUR DECODEUR D'ADRESSE PAR CELLULES DE MEMOIRE DE COMPENSATION MODIFIEES

Numéro de publication WO/2003/003379
Date de publication 09.01.2003
N° de la demande internationale PCT/IB2002/002489
Date du dépôt international 28.06.2002
CIB
G11C 29/02 2006.01
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
29Vérification du fonctionnement correct des mémoires; Test de mémoires lors d'opération en mode de veille ou hors-ligne
02Détection ou localisation de circuits auxiliaires défectueux, p.ex. compteurs de rafraîchissement défectueux
G11C 29/24 2006.01
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
29Vérification du fonctionnement correct des mémoires; Test de mémoires lors d'opération en mode de veille ou hors-ligne
04Détection ou localisation d'éléments d'emmagasinage défectueux
08Test fonctionnel, p.ex. test lors d'un rafraîchissement, auto-test à la mise sous tension ou test réparti
12Dispositions intégrées pour les tests, p.ex. auto-test intégré
18Dispositifs pour la génération d'adresses; Dispositifs pour l'accès aux mémoires, p.ex. détails de circuits d'adressage
24Accès à des cellules additionnelles, p.ex. cellules factices ou cellules redondantes
CPC
G11C 29/02
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
29Checking stores for correct operation ; ; Subsequent repair; Testing stores during standby or offline operation
02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
G11C 29/24
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
29Checking stores for correct operation ; ; Subsequent repair; Testing stores during standby or offline operation
04Detection or location of defective memory elements ; , e.g. cell constructio details, timing of test signals
08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
12Built-in arrangements for testing, e.g. built-in self testing [BIST] ; or interconnection details
18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
24Accessing extra cells, e.g. dummy cells or redundant cells
Déposants
  • KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1 NL-5621 BA Eindhoven, NL (AllExceptUS)
  • GAPPISCH, Steffen [DE/NL]; NL (UsOnly)
  • FARKAS, Georg [CH/NL]; NL (UsOnly)
Inventeurs
  • GAPPISCH, Steffen; NL
  • FARKAS, Georg; NL
Mandataires
  • VOLMER, Georg; Internationaal Octrooibureau B.V. Prof. Holstlaan 6 NL-5656 AA Eindhoven, NL
Données relatives à la priorité
01115963.929.06.2001EP
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) NON-VOLATILE MEMORY AND ACCELERATED TEST METHOD FOR ADDRESS DECODER BY ADDED MODIFIED DUMMY MEMORY CELLS
(FR) MEMOIRE NON VOLATILE ET PROCEDE D'ESSAI ACCELERE POUR DECODEUR D'ADRESSE PAR CELLULES DE MEMOIRE DE COMPENSATION MODIFIEES
Abrégé
(EN)
This invention relates to the structure and design of a non-volatile memory, in particular to such memories embedded or integrated into integrated circuits (ICs). To solve the problem of excessive test times for such memories, especially the testing of the associated decoders, a modification of a predetermined, memory-size-dependant number of nonvolatile memory cells turns them into ROM cells with a fixed content pattern. Since these additional ROM cells are just modified non-volatile cells, they differ only slightly from the latter. Thus, they do not require much effort during manufacturing and, even more important, use only small additional space on the memory chip or the integrated circuit, but provide significant advantage for the testing. When using pairs of essentially symmetrical non-volatile memory cells, each pair having a common bit line, the removal or interruption of this bitline contact may serve to impress a fixed value, e.g. a '0', into this pair and vice versa. During test, a simple and therefore only minimal time requiring pattern, preferably a checkerboard pattern, is written into and read from the non-volatile memory, allowing a quick determination of the decoders' correct function. This allows a complete test of the memory's decoders with only minimal time.
(FR)
L'invention concerne la structure et la conception d'une mémoire non volatile, en particulier de mémoires incorporées ou intégrées dans des circuits intégrés. L'objectif de cette invention est de résoudre le problème des temps d'essai excessifs pour ce type de mémoires, en particulier en matière d'essai de décodeurs associés. A cet effet, un nombre prédéterminé de cellules de mémoire non volatile, qui dépend de la taille de la mémoire, sont modifiées en cellules de mémoire ROM à modèle de contenu fixe. Ces cellules ROM supplémentaires étant simplement des cellules non volatiles modifiées, elles ne diffèrent que légèrement de ces dernières. Ainsi, elles ne nécessitent pas beaucoup d'efforts en matière de fabrication et, ce qui est encore plus important, n'occupent qu'un faible espace supplémentaire sur la puce mémoire ou le circuit intégré, tout en fournissant un avantage significatif en matière d'essai. Lorsque des paires de cellules de mémoire non volatile sensiblement asymétriques sont utilisées, chaque paire présentant une ligne binaire commune, le retrait ou l'interruption de ce contact au niveau de la ligne binaire peut servir à inscrire une valeur fixe, p. ex. un '0', dans cette paire et vice versa. Au cours de l'essai, un motif simple et ne nécessitant ainsi qu'une durée minimale, de préférence un motif en damier, est écrit dans la mémoire non volatile et lu à partir de cette dernière, ce qui permet de déterminer rapidement le bon fonctionnement des décodeurs. On peut ainsi réaliser un essai complet des décodeurs de mémoire pendant une durée minimale.
Dernières données bibliographiques dont dispose le Bureau international