WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002089146) PROCEDE D'ESSAI D'UNE MATRICE MEMOIRE INTEGREE ET CONTROLEUR D'ESSAI DE MEMOIRE INTEGRE AFFERENT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/089146    N° de la demande internationale :    PCT/CA2002/000533
Date de publication : 07.11.2002 Date de dépôt international : 19.04.2002
CIB :
G11C 29/26 (2006.01)
Déposants : LOGICVISION, INC. [US/US]; 101 Metro Drive Third Floor San Jose, CA 95110 (US) (Tous Sauf US).
ABBOTT, Robert, A. [CA/CA]; (CA) (US Seulement)
Inventeurs : ABBOTT, Robert, A.; (CA)
Mandataire : PROULX, Eugene, E.; LogicVision (Canada), Inc. 1525 Carling Avenue Suite 404 Ottawa, Ontario K1Z 8R9 (CA)
Données relatives à la priorité :
2,345,605 30.04.2001 CA
Titre (EN) METHOD OF TESTING EMBEDDED MEMORY ARRAY AND EMBEDDED MEMORY TEST CONTROLLER FOR USE THEREWITH
(FR) PROCEDE D'ESSAI D'UNE MATRICE MEMOIRE INTEGREE ET CONTROLEUR D'ESSAI DE MEMOIRE INTEGRE AFFERENT
Abrégé : front page image
(EN)A memory test controller comprises a test instruction register array for storing a plurality of test instructions, each register having instruction fields for storing instruction data specifying operations to be performed on the memory array, a repeat module for repeating a group of one or more of the test instructions with modified data, the repeat module including storage means for storing instruction field modification data; and each register of the test instruction register array including an instruction field for enabling or disabling the repeat module.
(FR)Un contrôleur d'essai de mémoire comprend une matrice de registres d'instructions d'essai destinée à stocker une pluralité d'instructions d'essai, chaque registre ayant des champs d'instruction destinés à stocker des données d'instruction spécifiant des opérations à exécuter dans la matrice mémoire, un module de répétition destiné à répéter un groupe d'une ou de plusieurs des instructions d'essai avec des données modifiées, le module de répétition comprenant un moyen de stockage destiné à stocker des données de modification, de champs d'instructions, et chaque registre de la matrice de registres d'instructions d'essai comprend un champ d'instructions destiné à valider ou à invalider le module de répétition.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)