WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002087073) SYSTEME D'AUTO-ETALONNAGE POUR DECALAGE EN CONTINU DESTINE A UN AMPLIFICATEUR DE COMMUTATION NUMERIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/087073    N° de la demande internationale :    PCT/US2002/012407
Date de publication : 31.10.2002 Date de dépôt international : 19.04.2002
CIB :
H03F 1/02 (2006.01), H03F 1/30 (2006.01), H03F 3/217 (2006.01)
Déposants : TRIPATH TECHNOLOGY INC. [US/US]; 3900 Freedom Circle Santa Clara, CA 95054 (US)
Inventeurs : LLEWELLYN, William, D.; (US)
Mandataire : VILLENEUVE, Joseph, M.; Beyer Weaver & Thomas LLP 2030 Addison Street 7th Floor P.O. Box 778 Berkeley, CA 94704-0778 (US)
Données relatives à la priorité :
60/286,237 24.04.2001 US
Titre (EN) AN IMPROVED DC OFFSET SELF-CALIBRATION SYSTEM FOR A DIGITAL SWITCHING AMPLIFIER
(FR) SYSTEME D'AUTO-ETALONNAGE POUR DECALAGE EN CONTINU DESTINE A UN AMPLIFICATEUR DE COMMUTATION NUMERIQUE
Abrégé : front page image
(EN)A differential amplifier (100) includes first and second outputs (OUTP, OUTN) and first and second supply rails (VDD, GND). The differential amplifier (100) further includes offset cancellation circuitry (150). The offset cancellation circuitry (150) is operable during a calibration mode to generate an offset cancellation signal when the first and second outputs (OUTP, OUTN) are both coupled to a voltage between the first supply rail and the second supply rail (VDD, GND). The offset cancellation signal is for facilitating at least partial cancellation of an offset voltage associated with the first and second outputs (OUTP, OUTN) during a normal operation mode of the differential amplifier (100).
(FR)L'invention concerne un amplificateur différentiel comprenant une première et une seconde sortie ainsi qu'un premier et un second rail d'alimentation. Cet amplificateur différentiel comprend également des circuits de suppression de décalage. Dans un mode d'étalonnage, ces circuits de suppression de décalage fonctionnent de façon à produire un signal de suppression de décalage lorsque lesdites première et seconde sorties sont toutes deux couplées à une tension entre le premier rail d'alimentation et le second rail d'alimentation. Le signal de suppression de décalage permet de faciliter au moins partiellement la suppression d'une tension de décalage associée auxdites première et seconde sorties dans un mode de fonctionnement normal de cet amplificateur différentiel.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)