WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002080044) PROCEDE DE LIMITATION D'IMPLANTATIONS NON UNIFORMES DE FPGA AU MOYEN D'UN SYSTEME DE COORDONNEES UNIFORMES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/080044    N° de la demande internationale :    PCT/US2001/049160
Date de publication : 10.10.2002 Date de dépôt international : 18.12.2001
Demande présentée en vertu du Chapitre 2 :    21.10.2002    
CIB :
G06F 17/50 (2006.01)
Déposants : XILINX, INC. [US/US]; 2100 Logic Drive, San Jose, CA 95124 (US)
Inventeurs : KRUSE, James, W.; (US)
Mandataire : CHANROO, Keith, A.; Xilinx, Inc., 2100 Logic Drive, San Jose, CA 95124 (US)
Données relatives à la priorité :
09/822,904 29.03.2001 US
Titre (EN) METHOD OF CONSTRAINING NON-UNIFORM FPGA LAYOUTS USING A UNIFORM COORDINATE SYSTEM
(FR) PROCEDE DE LIMITATION D'IMPLANTATIONS NON UNIFORMES DE FPGA AU MOYEN D'UN SYSTEME DE COORDONNEES UNIFORMES
Abrégé : front page image
(EN)A method of designating circuit element positions using uniform coordinate systems that can be applied to non-uniform logic arrays. A 'site map' is constructed comprising a uniform array of 'sites'. A uniform coordinate system is applied to the site map. The various logic blocks, which may be of different types and sizes, are mapped to the site array. The result is the imposition of a uniform coordinate system on a non-uniform logic array, using the intervening abstraction of a site array. Because the site array is uniform, a relative location constraint applied to a site within the site array retains its validity regardless of the location of the site within the site array, even when the relative location constraints are normalized.
(FR)La présente invention se rapporte à un procédé de désignation de positions d'éléments de circuits au moyen de systèmes de coordonnées uniformes, qui peut être appliqué à des réseaux logiques non uniformes. Une 'carte de sites' contenant un réseau uniforme de 'sites' est construite. Un système de coordonnées uniformes est appliqué à la 'carte de sites'. Les divers blocs logiques, qui peuvent être de tailles et de types différents, sont mis en correspondance avec le réseau de sites. Ceci résulte dans l'imposition d'un système de coordonnées uniformes sur un réseau logique non uniforme, et ce au moyen de la nouvelle abstraction d'un réseau de sites. Du fait de l'uniformité du réseau de sites, une contrainte de localisation relative, appliquée à un site à l'intérieur du réseau des sites, conserve sa validité quelle que soit la localisation du réseau de site, même lorsque les contraintes de localisations relatives sont normalisées
États désignés : CA.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)